ĐỀ CƯƠNG ÔN THI MÔN VI XỬ LÝ

65 775 1
ĐỀ CƯƠNG ÔN THI MÔN VI XỬ LÝ

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

de thi trac nghiem mon vi xu ly

Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học Trường ĐH Công Nghiệp TP.HCM Khoa Công nghệ Điện Tử Bộ môn Điện Tử Công Nghiệp ĐỀ CƯƠNG ÔN THI MÔN VI XỬ LÝ (HỆ CAO ĐẲNG & ĐẠI HỌC) Ngày cập nhật: 09/11/2005 Số câu: 533 Chip vi điều khiển 8051 sản xuất lần vào năm nào? Do nhà sản xuất chế tạo? a 1976 - Hãng Intel b 1976 - Hãng Motorola c 1980 - Hãng Intel d 1980 - Hãng Zilog Mã lệnh từ nhớ chương trình bên ngồi, sau CPU đọc vào chứa phận CPU a.Thanh ghi PC b Thanh ghi IR c Đơn vị giải mã lệnh điều khiển d ALU Bộ phận CPU dùng để lưu giữ địa lệnh nhớ chương trình mà CPU cần thực a.Thanh ghi PC b Thanh ghi IR c Đơn vị giải mã lệnh điều khiển d ALU Nhiệm vụ CPU là: a Điều hành hoạt động toàn hệ thống theo ý định người sử dụng thơng qua chương trình điều khiển b Thi hành chương trình theo vịng kín gọi chu kỳ lệnh c Giao tiếp với thiết bị xuất nhập d Cả hai câu a b Mã BCD nén là: a Kết hợp hai số BCD thành byte b Thay bit cao 0H c Số BCD dài byte d Thay bit thấp 0H Mã bù số nhị phân tạo cách: a Đảo trạng thái tất bit số nhị phân b Cộng thêm vào mã bù c Cộng thêm vào mã bù d Lấy bù trừ Mã bù số nhị phân tạo cách: a Đảo trạng thái tất bit số nhị phân b Cộng thêm vào mã bù c Cộng thêm vào mã bù d Lấy bù trừ Biên soạn: Bộ môn Điện tử Công nghiệp Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học Giao tiếp song song phương thức giao tiếp (so sánh với giao tiếp nối tiếp): a Truyền từ hai bit trở lên, tốc độ truyền chậm, khoảng cách truyền gần b Truyền từ hai bit trở lên, tốc độ truyền chậm, khoảng cách truyền xa c Truyền từ hai bit trở lên, tốc độ truyền nhanh, khoảng cách truyền gần d Truyền từ hai bit trở lên, tốc độ truyền nhanh, khoảng cách truyền xa Giao tiếp nối tiếp phương thức giao tiếp (so sánh với giao tiếp song song): a Truyền bit, tốc độ truyền chậm, khoảng cách truyền gần b Truyền bit, tốc độ truyền chậm, khoảng cách truyền xa c Truyền bit, tốc độ truyền nhanh, khoảng cách truyền gần d Truyền bit, tốc độ truyền nhanh, khoảng cách truyền xa 10 ROM loại nhớ bán dẫn có đặc tính: a Cho phép đọc liệu từ ROM, không cho phép ghi liệu vào ROM, liệu nguồn điện b Cho phép đọc liệu từ ROM, không cho phép ghi liệu vào ROM, không liệu nguồn điện c Cho phép đọc liệu từ ROM, cho phép ghi liệu vào ROM, liệu nguồn điện d Cho phép đọc liệu từ ROM, cho phép ghi liệu vào ROM, không liệu nguồn điện 11 RAM loại nhớ bán dẫn có đặc tính: a Cho phép đọc liệu từ RAM, khơng cho phép ghi liệu vào RAM, liệu nguồn điện b Cho phép đọc liệu từ RAM, không cho phép ghi liệu vào RAM, không liệu nguồn điện c Cho phép đọc liệu từ RAM, cho phép ghi liệu vào RAM, liệu nguồn điện d Cho phép đọc liệu từ RAM, cho phép ghi liệu vào RAM, không liệu nguồn điện 12 Loại nhớ ROM cho phép ta ghi liệu vào xoá liệu tia cực tím: a PROM b MROM c UV-EPROM d Flash ROM 13 Loại nhớ ROM cho phép ta ghi liệu vào xoá liệu tín hiệu điện: a PROM b MROM c UV-EPROM d Flash ROM 14 Loại nhớ bán dẫn liệu nguồn điện cung cấp: a SRAM b DRAM c PROM d MROM 15 Loại nhớ ROM cho phép ta ghi liệu vào xoá liệu: a PROM b MROM c EPROM d Cả ba câu a, b, c 16 Quá trình làm tươi (Refresh) liệu trình cần thiết loại nhớ bán dẫn: a SRAM b DRAM c EEPROM d Flash ROM 17 Bộ nhớ bán dẫn bit có mã số 62512 cho biết dung lượng nhớ này: a 512 KB b 512 Kbit c 62512 Kbit d 62512 KB 18 Bộ nhớ bán dẫn bit có mã số 62256 cho biết dung lượng nhớ này: a 62256 KB b 62256 Kbit c 256 Kbit d 256 KB 19 Bộ nhớ bán dẫn bit có mã số 62128 cho biết dung lượng nhớ này: a 62128 KB b 62128 Kbit c 128 Kbit d 128 KB 20 Bộ nhớ bán dẫn bit có mã số 6264 cho biết dung lượng nhớ này: a 64 Kbit b 6264 Kbit c 6264 KB d 64 KB 21 Bộ nhớ bán dẫn bit có mã số 6232 cho biết dung lượng nhớ này: a 6232 KB b 32 KB c 6232 Kbit d 32 Kbit Biên soạn: Bộ môn Điện tử Công nghiệp Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học 22 Bộ nhớ bán dẫn bit có mã số 6116 cho biết dung lượng nhớ này: a 6116 KB b 6116 Kbit c 16 Kbit d 16 KB 23 Bộ nhớ bán dẫn bit có mã số 27512 cho biết dung lượng nhớ này: a 27512 KB b 64 KB c 27512 Kbit d 64 Kbit 24 Bộ nhớ bán dẫn bit có mã số 27256 cho biết dung lượng nhớ này: a 27256 KB b 32 Kbit c 32 KB d 27256 Kbit 25 Bộ nhớ bán dẫn bit có mã số 27128 cho biết dung lượng nhớ này: a 27128 KB b 27128 Kbit c 16 Kbit d 16 KB 26 Bộ nhớ bán dẫn bit có mã số 2764 cho biết dung lượng nhớ này: a 2764 KB b 2764 Kbit c KB d Kbit 27 Bộ nhớ bán dẫn bit có mã số 2732 cho biết dung lượng nhớ này: a 2732 KB b KB c 2732 Kbit d Kbit 28 Bộ nhớ bán dẫn bit có mã số 2716 cho biết dung lượng nhớ này: a KB b 2716 Kbit c 2716 KB d Kbit 29 Bộ nhớ bán dẫn bit có mã số 6116 cho biết số chân địa nhớ này: a chân b 10 chân c 11 chân d 12 chân 30 Bộ nhớ bán dẫn bit có mã số 2732 cho biết số chân địa nhớ này: a chân b 10 chân c 11 chân d 12 chân 31 Bộ nhớ bán dẫn bit có mã số 2764 cho biết số chân địa nhớ này: a 13 chân b 14 chân c 15 chân d 16 chân 32 Bộ nhớ bán dẫn bit có mã số 61128 cho biết số chân địa nhớ này: a 13 chân b 14 chân c 15 chân d 16 chân 33 Bộ nhớ bán dẫn bit có mã số 61256 cho biết số chân địa nhớ này: a 13 chân b 14 chân c 15 chân d 16 chân 34 Bộ nhớ bán dẫn bit có mã số 62512 cho biết số chân địa nhớ này: a 13 chân b 14 chân c 15 chân d 16 chân 35 Bộ nhớ bán dẫn bit có mã số 2716 cho biết số chân liệu nhớ này: a chân b chân c 10 chân d 11 chân 36 Bộ nhớ bán dẫn bit có mã số 2732 cho biết số chân liệu nhớ này: a 14 chân b 12 chân c 10 chân d chân 37 Bộ nhớ bán dẫn bit có mã số 61128 cho biết số chân liệu nhớ này: a 12 chân b 14 chân c chân d 10 chân 38 Bộ nhớ bán dẫn bit có mã số 62512 cho biết số chân liệu nhớ này: a 14 chân b 10 chân c chân d 12 chân 39 Trong hệ thống bus máy tính, loại bus bus chiều: a Bus liệu b Bus địa c Bus điều khiển d Cả ba câu a, b, c 40 Trong hệ thống bus máy tính, bus địa có chiều di chuyển thơng tin địa từ: a Từ CPU đến nhớ thiết bị ngoại vi b Từ nhớ thiết bị ngoại vi đến CPU c Cả hai câu a b d Cả hai câu a b sai 41 Trong hệ thống bus máy tính, bus liệu có chiều di chuyển thơng tin liệu từ: a Từ CPU đến nhớ thiết bị ngoại vi b Từ nhớ thiết bị ngoại vi đến CPU c Cả hai câu a b d Cả hai câu a b sai Biên soạn: Bộ môn Điện tử Công nghiệp Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học 42 Một vi xử lý có 20 đường dây địa Cho biết số lượng vị trí nhớ mà vi xử lý có khả truy xuất: a 1024 b 1024 K c 1024 M d 1024 G 43 Số lượng đếm/bộ định thời (Timer) có chip vi điều khiển 8051 là: a b c d 44 Dung lượng nhớ liệu có chip 8051 là: a 128 byte b 256 byte c KB d KB 45 Dung lượng nhớ chương trình có chip 8051 là: a 128 byte b 256 byte c KB d KB 46 Chip vi điều khiển 8051 có port xuất nhập liệu: a b c d 47 Dung lượng nhớ chương trình ngồi nhớ liệu ngồi tối đa mà chip 8051 có khả truy xuất là: a 32 KB b 64 KB c 128 KB d 256 KB 48 Trong chip vi điều khiển 8051, port xuất nhập có hai cơng dụng là: a P1, P2, P3 b P0, P1, P2 c P0, P2, P3 d P0, P1, P3 49 Trong chip vi điều khiển 8051, port ch? có chức xuất nhập là: a P0 b P1 c P2 d P3 50 Khi port xuất nhập 8051 đóng vai trị port xuất nhập liệu port cần phải có điện trở kéo lên bên ngồi: a P0 b P1 c P2 d P3 51 Khi chip 8051 sử dụng nhớ bên ngồi port đóng vai trò bus địa byte thấp bus liệu đa hợp ( AD0 AD7 ): a P0 b P1 c P2 d P3 52 Khi chip 8051 sử dụng nhớ bên ngồi port đóng vai trò bus địa byte cao: a P0 b P1 c P2 d P3 53 Khi chip 8051 sử dụng nhớ bên hay chức đặc biệt port đóng vai trị tín hiệu điều khiển: a P0 b P1 c P2 d P3 54 PSEN tín hiệu điều khiển: a Cho phép truy xuất (đọc) nhớ chương trình bên ngồi b Cho phép truy xuất (sử dụng) nhớ chương trình bên ngồi c Cho phép chốt địa để thực việc giải đa hợp d Cho phép thiết lập lại trạng thái hoạt động cuả chip 8051 55 EA tín hiệu điều khiển: a Cho phép truy xuất (đọc) nhớ chương trình bên ngồi b Cho phép truy xuất (sử dụng) nhớ chương trình bên c Cho phép chốt địa để thực việc giải đa hợp d Cho phép thiết lập lại chế độ hoạt động cuả chip 8051 56 ALE tín hiệu điều khiển: a Cho phép truy xuất (đọc) nhớ chương trình bên ngồi b Cho phép truy xuất (sử dụng) nhớ chương trình bên ngồi c Cho phép chốt địa để thực việc giải đa hợp d Cho phép thiết lập lại chế độ hoạt động cuả chip 8051 57 RST tín hiệu điều khiển: a Cho phép truy xuất (đọc) nhớ chương trình bên ngồi b Cho phép truy xuất (sử dụng) nhớ chương trình bên ngồi c Cho phép chốt địa để thực việc giải đa hợp d Cho phép thiết lập lại chế độ hoạt động cuả chip 8051 Biên soạn: Bộ môn Điện tử Công nghiệp Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học 58 WR tín hiệu điều khiển: a Cho phép đọc thông tin từ nhớ liệu ngồi b Cho phép ghi thơng tin vào nhớ liệu c Cho phép đọc thơng tin từ nhớ chương trình ngồi a Cho phép ghi thơng tin vào nhớ chương trình ngồi 59 RD tín hiệu điều khiển: a Cho phép đọc thơng tin từ nhớ liệu ngồi b Cho phép ghi thông tin vào nhớ liệu ngồi c Cho phép đọc thơng tin từ nhớ chương trình ngồi a Cho phép ghi thơng tin vào nhớ chương trình ngồi 60 Tần số phổ dụng thạch anh sử dụng cho hầu hết chip vi điều khiển họ MCS-51 là: a 10 MHZ b 11 MHZ c 12 MHZ d 13 MHZ 61 Chân PSEN chip 8051 thường đựơc nối với chân nhớ chương trình bên ngồi: a CS\ b WR\ c RD\ d.OE\ 62 Nếu tần số xung clock mạch dao động chip 12 MHZ tần số tín hiệu chân ALE bao nhiêu: a 12 MHZ b MHZ c MHZ d MHZ 63 Khi dùng mạch dao động TTL bên ngồi tạo tín hiệu xung clock cho chip 8051 tín hiệu xung clock phải đưa vào chân: a CS\ b INT0\ c XTAL1 d.XTAL2 64 Các dãy ghi (bank) chip 8051 nằm trong: a Bộ nhớ chương trình bên b Bộ nhớ chương trình bên ngồi c Bộ nhớ liệu bên d Bộ nhớ liệu bên ngồi 65 Khơng gian nhớ chương trình bên chip 8051 có dung lượng tối đa là: a 128 byte b 256 byte c KB d.8KB 66 Không gian nhớ liệu bên chip 8051 có dung lượng tối đa là: a 128 byte b 256 byte c KB d.8KB 67 Trong không gian nhớ liệu bên chip 8051, dãy ghi có địa chỉ: a 00H - 1FH b 20H - 2FH c 30H -7FH d 80H - FFH 68 Trong không gian nhớ liệu bên chip 8051, vùng RAM định địa bit có địa chỉ: a 00H - 1FH b 20H - 2FH c 30H -7FH d 80H - FFH 69 Trong không gian nhớ liệu bên chip 8051, vùng RAM đa chức có địa chỉ: a 00H - 1FH b 20H - 2FH c 30H -7FH d 80H - FFH 70 Trong không gian nhớ liệu bên chip 8051, ghi chức đặc biệt (SFR) có địa chỉ: a 00H - 1FH b 20H - 2FH c 30H -7FH d 80H - FFH 71 Khi thực phép nhân số bit với byte cao kết chứa ghi nào? a Thanh ghi A b Thanh ghi B c Thanh ghi TH1 d Thanh ghi TL1 72 Khi thực phép nhân số bit với byte thấp kết chứa ghi nào? a Thanh ghi A b Thanh ghi B c.Thanh ghi TH1 d Thanh ghi TL1 Biên soạn: Bộ môn Điện tử Công nghiệp Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học 73 Khi thực phép chia số bit với thương số phép chia chứa ghi nào? a Thanh ghi SP b Thanh ghi PSW c Thanh ghi A d Thanh ghi B 74 Khi thực phép chia số bit với số dư phép chia chứa ghi nào? a Thanh ghi SP b Thanh ghi PSW c Thanh ghi A d Thanh ghi B 75 Khi CPU thực phép tính số học có nhớ chip 8051 đặt cờ lên mức ? a Cờ nhớ CY b Cờ nhớ phụ AC c Cờ F0 d Cờ tràn OV 76 Để báo bit thấp kết tính tốn thuộc khoảng OH - 9H hay thuộc khoảng AH FH chip 8051 sử dụng cờ nào? a Cờ nhớ CY b Cờ nhớ phụ AC c Cờ F0 d Cờ tràn OV 77 Để báo kết tính tốn chứa ghi A hay khác chip 8051 sử dụng cờ nào? a Cờ nhớ CY b Cờ nhớ phụ AC c Cờ F0 d Cờ tràn OV 78 Để báo kết tính tốn phép tốn số học (phép tốn có dấu) có nằm khoảng từ -127 đến +128 hay khơng chip 8051 sử dụng cờ nào? a Cờ nhớ CY b Cờ nhớ phụ AC c Cờ F0 d Cờ tràn OV 79 Để báo số chữ số ghi A số chẳn hay lẻ chip 8051 sử dụng cờ nào? a Cờ nhớ CY b Cờ nhớ phụ AC c Cờ P d.Cờ tràn OV 80 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? a RS0 = 0, RS1 = c RS0 = 1, RS1 = b RS0 = 0, RS1 = d RS0 = 1, RS1 = 81 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? a RS0 = 0, RS1 = c RS0 = 1, RS1 = b RS0 = 0, RS1 = d RS0 = 1, RS1 = 82 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? a RS0 = 0, RS1 = c RS0 = 1, RS1 = b RS0 = 0, RS1 = d RS0 = 1, RS1 = 83 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? a RS0 = 0, RS1 = c RS0 = 1, RS1 = b RS0 = 0, RS1 = d RS0 = 1, RS1 = 84 Đối với chip 8051 vùng nhớ dùng làm ngăn xếp (stack) lưu giữ trong: a Bộ nhớ chương trình bên b Bộ nhớ chương trình bên ngồi c Bộ nhớ liệu bên d Bộ nhớ liệu bên 85 Vùng nhớ dùng làm ngăn xếp (stack) có địa kết thúc là: a 7FH b FFH c FH d 08 H 86 Nếu khơng khởi động ghi SP vùng nhớ ngăn xếp (stack) có địa bắt đầu là: a 80H b 08H c 00H d 30H 87 Nếu ghi SP có giá trị 5FH vùng nhớ ngăn xếp (stack) có địa bắt đầu: a 5EH b 5FH c 6OH d 61H 88 Nếu ghi SP có giá trị 21H vùng nhớ ngăn xếp (stack) có địa bắt đầu: a 20H b 21H c 22H d 23H 89 Nếu ghi SP có giá trị 59H vùng nhớ ngăn xếp (stack) có địa bắt đầu: a 5AH b 58H c 5BH d 59H 90 Nếu người lập trình khơng khởi động ghi SP 8051 hoạt động tự động nạp vào ghi SP giá trị ? a 80H b 08H c 70H d 07H Biên soạn: Bộ môn Điện tử Công nghiệp Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học 91 Thanh ghi DPTR dùng để chứa địa ô nhớ cần truy xuất thuộc nhớ: a ROM b ROM c RAM d RAM 92 Thanh ghi DPTR ghi: a bit b bit c 16 bit d 32 bit 93 Chip 8051 có port xuất nhập liệu dạng song song: a b c d 94 Chân nhận liệu port nối tiếp: a TXD b RXD c INT0 d T0 95 Khi định thời chip 8051 đóng vai trị đếm kiện (Counter) nhận xung nhịp từ chân ? a TXD b RXD c INT0 d T0 96 Chân phát liệu port nối tiếp: a TXD b RXD c INT0 d T0 97 Để nhận biết có tín hiệu ngắt từ nguồn bên ngồi hay khơng chip 8051 sử dụng chân ? a TXD b RXD c INT0 d T0 98 Thanh ghi điều khiển chế độ hoạt động định thời chip 8051: a TIMER0 b TIMER1 c TMOD d TCON 99 Thanh ghi điều khiển trạng thái trình hoạt động định thời chip 8051: a TIMER0 b TIMER1 c TMOD d TCON 100 Ở chế độ nguồn giãm (Power down) điện áp chân Vcc chip 8051 volt? a 2V b 3V c 4V d 5V 101 Ở chế độ nghĩ (Idle) điện áp chân Vcc chip 8051 volt? a 2V b 3V c 4V d 5V 102 Nếu thạch anh dao động gắn bên chip 8051 có tần số 12MHz chu kỳ máy dài: a 12 µs b µs c µs d µs 103 Lệnh nhảy số lệnh sau có tầm nhảy đến phải khối 2KB nhớ chương trình: a.SJMP b AJMP c LJMP d RJMP 104 Lệnh nhảy số lệnh sau có tầm nhảy đến nơi không gian nhớ chương trình 64KB a SJMP b AJMP c LJMP d RJMP 105 Lệnh nhảy số lệnh sau có tầm nhảy đến 128 byte trước lệnh 127 byte sau lệnh: a SJMP b AJMP c LJMP d RJMP 106 Lệnh số lệnh sau lệnh sai: a INC A b DEC A c INC DPTR d DEC DPTR 107 Lệnh nhảy đến địa rel nội dung chứa (thanh ghi A) khác 0: a JNZ rel b JZ rel c JNC rel d JC rel 108 Lệnh nhảy đến địa rel nội dung cờ (cờ zero) 0: a JNZ rel b JZ rel c JNC rel d JC rel 109 Lệnh nhảy đến địa rel nội dung cờ (cờ zero) 1: a JNZ rel b JZ rel c JNC rel d JC rel 110 Lệnh nhảy đến địa rel nội dung chứa (thanh ghi A) 0: a JNZ rel b JZ rel c JNC rel d JC rel 111 Lệnh nhảy đến địa rel nội dung cờ nhớ 0: a JNZ rel b JZ rel c JNC rel d JC rel Biên soạn: Bộ môn Điện tử Công nghiệp Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học 112 Lệnh nhảy đến địa rel nội dung cờ nhớ khác 0: a JNZ rel b JZ rel c JNC rel d JC rel 113 Lệnh số lệnh sau sử dụng kiểu định địa trực tiếp cho toán hạng nguồn: a MOV R0, #00H b MOV 00H, R0 c MOV R0, 00H d MOV 00H, @R0 114 Lệnh số lệnh sau sử dụng kiểu định địa gián tiếp cho toán hạng nguồn: a MOV R0, #00H b MOV 00H, R0 c MOV R0, 00H d MOV 00H, @R0 115 Lệnh số lệnh sau sử dụng kiểu định địa ghi cho toán hạng nguồn: a MOV R0, #00H b MOV 00H, R0 c MOV R0, 00H d MOV 00H, @R0 116 Lệnh số lệnh sau sử dụng kiểu định địa tức thời cho toán hạng nguồn: a MOV R0, #00H b MOV 00H, R0 c MOV R0, 00H d MOV 00H, @R0 117 Lệnh số lệnh sau sử dụng kiểu định địa tương đối: a SJMP rel b ACALL rel c LCALL rel d MOV A, @A+DPTR 118 Lệnh số lệnh sau sử dụng kiểu định địa tuyệt đối: a SJMP rel b ACALL rel c LCALL rel d MOV A, @A+DPTR 119 Lệnh số lệnh sau sử dụng kiểu định địa dài: a SJMP rel b ACALL rel c LCALL rel d MOV A, @A+DPTR 120 Lệnh số lệnh sau sử dụng kiểu định địa chỉ số: a SJMP rel b ACALL rel c LCALL rel d MOV A, @A+DPTR 121 Lệnh số lệnh sau lệnh sai: a MOV A, #05H b MOV A, #0FFH c MOV A, #35 d MOV A, #FF0H sai thiếu số 122 Lệnh số lệnh sau lệnh sai: a MOV A, #0FFH b MOV 255, A c MOV #255, A d MOV A, #255 123 Lệnh số lệnh sau lệnh sai: a MOV A, ACC b MOV A, PSW c MOV A, TH0 d MOV A, SBUF 124 Lệnh số lệnh sau lệnh sai: d.POP R0 a POP A b POP DPL c POP SP 125 Lệnh số lệnh sau thuộc nhóm lệnh số học chip 8051: a INC b SWAP c XCH d CPL 126 Lệnh số lệnh sau thuộc nhóm lệnh logic chip 8051: a INC cộng b SWAP tráo ND c XCH tráo ND d CPL xử lý 127 Lệnh số lệnh sau thuộc nhóm lệnh di chuyển liệu chip 8051: a INC b SWAP c XCH d CPL 128 Lệnh số lệnh sau thuộc nhóm lệnh xử lý bit chip 8051: a INC b SWAP c XCH d CPL 129 Lệnh số lệnh sau thuộc nhóm lệnh rẽ nhánh chip 8051: a INC b MOV c CJNE d SWAP 130 Lệnh số lệnh sau lệnh sai: a MOV A, #0B0H b MOV B0H, A c MOV #0B0H, A d MOV A, B0H Biên soạn: Bộ môn Điện tử Công nghiệp Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học 131 Lệnh di chuyển nội dung ghi R0 vào ghi A: a MOV R0, A b MOV A, R0 c MOVX A, R0 d MOV A, @R0 132 Lệnh so sánh nội dung ô nhớ 3FH với nội dung ghi A nhảy đến địa rel nội dung chúng không nhau: a CJNE A, #3FH, rel b CJNE #3FH, A, rel c CJNE A,3FH, rel d CJNE 3FH, A, rel 133 Lệnh so sánh nội dung ô nhớ 00H với số có giá trị 00H nhảy đến địa rel nội dung chúng không (ởø chế độ mặc định): a CJNE R0, #00H, rel b CJNE 00H, R0, rel c CJNE R0, 00H, rel d CJNE #00H, R0, rel 134 Lệnh giãm nội dung ghi R0 nhảy đến địa rel nội dung ghi R0 khác (ởø chế độ mặc định): a CJNE R0, #00H, rel b DJNZ R0, rel c CJNE R0, 00H, rel so sánh d DJNZ rel, R0 135 Lệnh so sánh nội dung ghi R0 với số có giá trị 00H nhảy đến địa rel nội dung chúng không (ởø chế độ mặc định): a CJNE R0, #00H, rel b CJNE 00H, R0, rel c CJNE R0, 00H, rel d CJNE #00H, R0, rel 136 Lệnh cất liệu vào vùng nhớ ngăn xếp (Stack): a POP b PUSH c PULL d SWAP 137 Lệnh lấy liệu từ vùng nhớ ngăn xếp (Stack): a POP b PUSH c PULL d SWAP 138 Lệnh hoán chuyển nội dung hai nibble (hai nửa bit) ghi A: a POP b PUSH c PULL d SWAP 139 Lệnh di chuyển giá trị 7FH vào nhớ có địa 7FH: a MOV 7FH, 7FH b MOV #7FH, #7FH c MOV 7FH, #7FH d MOV #7FH, 7FH 140 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (52H + 12H) a CY = 0, AC = b CY = 0, AC = c CY = 1, AC = d CY = 1, AC = 141 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (89H + 57H) a CY = 0, AC = b CY = 0, AC = c CY = 1, AC = d CY = 1, AC = 142 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (C3H + AAH) a CY = 0, AC = b CY = 0, AC = c CY = 1, AC = d CY = 1, AC = 143 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (C5H + B6H) a CY = 0, AC = b CY = 0, AC = c CY = 1, AC = d CY = 1, AC = 144 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (00H - 01H) a CY = 0, AC = b CY = 0, AC = c CY = 1, AC = d CY = 1, AC = 145 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (83H + 49H) a AC = 0, OV = b AC = 0, OV = c AC = 1, OV = d AC = 1, OV = 146 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (B4H + 8BH) a AC = 0, OV = b AC = 0, OV = c AC = 1, OV = d AC = 1, OV = Biên soạn: Bộ môn Điện tử Công nghiệp Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học 10 147 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (A7H + 2FH) a AC = 0, OV = b AC = 0, OV = c AC = 1, OV = d AC = 1, OV = 148 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (25H + 7DH) a AC = 0, OV = b AC = 0, OV = c AC = 1, OV = d AC = 1, OV = 149 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (78H + 87H) a AC = 0, P = b AC = 0, P = c AC = 1, P = d AC = 1, P = 150 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (AAH + BDH) a AC = 0, P = b AC = 0, P = c AC = 1, P = d AC = 1, P = 151 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (FFH + 01H) a AC = 0, P = b AC = 0, P = c AC = 1, P = d AC = 1, P = 152 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (56H + AAH) a AC = 0, P = b AC = 0, P = c AC = 1, P = d AC = 1, P = 153 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (22H + B5H) a OV = 0, CY = b OV = 0, CY = c OV = 1, CY = d OV = 1, CY = 154 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (F7H + C5H) a OV = 0, CY = b OV = 0, CY = c OV = 1, CY = d OV = 1, CY = 155 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (5FH + 5BH) a OV = 0, CY = b OV = 0, CY = c OV = 1, CY = d OV = 1, CY = 156 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (C3H + AAH) a OV = 0, CY = b OV = 0, CY = c OV = 1, CY = d OV = 1, CY = 157 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (53H+12H) a CY = 0, AC = b CY = 0, AC = c CY = 1, AC = d CY = 1, AC = 158 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (92H+89H) a CY = 0, AC = b CY = 0, AC = c CY = 1, AC = d CY = 1, AC = 159 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (12H+25H) a CY = 0, AC = b CY = 0, AC = c CY = 1, AC = d CY = 1, AC = 160 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (24H-89H) a CY = 0, AC = b CY = 0, AC = c CY = 1, AC = d CY = 1, AC = 161 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (12H+ACH) a CY = 0, OV = b CY = 0, OV = c CY = 1, OV = d CY = 1, OV = 162 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (56H+6FH) a CY = 0, OV = b CY = 0, OV = c CY = 1, OV = d CY = 1, OV = Biên soạn: Bộ môn Điện tử Công nghiệp ... ngoại vi b Từ nhớ thi? ??t bị ngoại vi đến CPU c Cả hai câu a b d Cả hai câu a b sai Biên soạn: Bộ môn Điện tử Công nghiệp Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học 42 Một vi xử lý có 20... c Cho phép chốt địa để thực vi? ??c giải đa hợp d Cho phép thi? ??t lập lại chế độ hoạt động cuả chip 8051 Biên soạn: Bộ môn Điện tử Công nghiệp Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học 58... FFFFH d Cả ba câu a, b, c sai Biên soạn: Bộ môn Điện tử Công nghiệp Đề cương ôn thi môn Vi xử lý hệ Cao đẳng & Đại học 14 211 Nếu dùng thi? ??t bị ngoại vi có dung lượng là8 KB cần phải truy xuất

Ngày đăng: 10/10/2013, 20:58

Hình ảnh liên quan

201. Phương pháp xác định hình thức truy xuất của một toán hạng được gọi là: a. Mode địa chỉb - ĐỀ CƯƠNG ÔN THI MÔN VI XỬ LÝ

201..

Phương pháp xác định hình thức truy xuất của một toán hạng được gọi là: a. Mode địa chỉb Xem tại trang 13 của tài liệu.

Từ khóa liên quan

Tài liệu cùng người dùng

Tài liệu liên quan