1. Trang chủ
  2. » Giáo án - Bài giảng

DE THI CLC 23 12 15

1 26 0

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 1
Dung lượng 146,07 KB

Nội dung

ĐẠI HỌC SƯ PHẠM KỸ THUẬT THÀNH PHỐ HỒ CHÍ MINH KHOA ĐIỆN – ĐIỆN TỬ BỘ MÔN: ĐTCN - Câu 1: ĐỀ THI CUỐI KỲ HỌC KỲ NĂM HỌC 14-15 Môn: thiết kế vi mạch với HDL Mã môn học: DSIC330563 Đề số/Mã đề: .Đề thi có trang Thời gian: 75 phút Không phép sử dụng tài liệu Các bạn chọn làm câu sau: (2đ) a Hãy vẽ mạch điện giải thích để minh họa cho khái niệm thời gian hazard tĩnh (1đ) b Hãy liệt kê hàm Big_O cho biết đặc tính chúng (1đ) c Hãy vẽ mạch cho port IO hai chiều dung cổng trạng thái giải thích hoạt động mạch (1đ) d Hãy vẽ sơ đồ khối mạch đồng giải thích hoạt động mạch theo xung (1đ) Câu 2: bạn chọn làm câu sau: (3đ) a Hãy thiết kế mạch FF D có tín hiệu cho phép en, viết bảng trạng thái, viết code VHDL, vẽ sơ đồ khái niệm (1.5đ) b Hãy thiết kế mạch FF T có tín hiệu cho phép en, viết bảng trạng thái, viết code VHDL, vẽ sơ đồ khái niệm (1.5đ) c Hãy thiết kế mạch ghi dịch phải chạy tự bits: Viết code VHDL, vẽ sơ đồ khái niệm (1.5đ) d Hãy vẽ sơ đồ mạch XOR giảm có ngõ vào dạng nối tiếp dạng để minh họa cho cách lập trình có liên quan đến layout tính thời gian trể mạch cho thời gian trê cổng XOR ns (1.5đ) Câu 3: (2.5đ) Hãy thiết kế ghi dịch với tín hiệu vào a (12 bits) tín hiệu y (12 bits) xoay trái (rotate left) dịch trái logic (logic shift left) chọn tín hiệu vào S (1 bit) tín hiệu chọn số bit cần dịch num (3 bits) để chọn từ đến bits dịch a Hãy viết chương trình dùng ngơn ngữ VHDL dùng lệnh gán tín hiệu có lựa chọn, chưa cải tiến b Hãy cải tiến lại chương trình cho tối ưu Câu 4: (2.5 đ) Một mạch đếm bits có bảng trạng thái sau: Inputs Outputs Operation Ck Reset Load En Ud D Q* 00000000 Clear ↓ D D Parallel ↓ 0 Q Pause ↓ 0 1 Count up ↓ +1 0 Count down ↓ −1 a Hãy viết chương trình dùng ngôn ngữ VHDL, xung clk cạnh xuống b Hãy vẽ sơ đồ khái niệm Cán coi thi khơng giải thích đề thi, cho đề thi vào túi thi để chấm Chuẩn đầu học phần (về kiến thức) [G 1.2]: Có khả tính tốn vấn đề thời gian [G 2.1]: Có khả phân tích chia sẻ tốn tử [G 2.2]: Có khả phân biệt mạch đồng không đồng [G 4.1]: Có khả phân tích tính tốn hiệu suất cải tiến [G 4.2]: Có khả thiết kế mạch tuần tự: mạch đếm Nội dung kiểm tra Câu Câu Câu Câu Câu Tp Hồ Chí Minh, ngày 23 tháng 12 năm 2015 Thơng qua môn Số hiệu: BM1/QT-K.ĐĐT-RĐTV/00 Ngày hiệu lực: 22/09/2008 Trang: 1/1

Ngày đăng: 17/03/2020, 15:04

TỪ KHÓA LIÊN QUAN

w