Xét về cơ bản có 2 lọai thiết bị bán dẫn là lưỡng cực và đơn cực. Dựa trên các thiết bị này, các mạch tích hợp được hình thành.
CÁC HỌ VI MẠCH LOGIC CƠ BẢN CÁC HỌ VI MẠCH LOGIC CƠ BẢN I. TỔNG QUAN……………………………………………………………… 3 1. Các họ mạch logic lưỡng cực……………………………………………3 2. Các họ mạch logic đơn cực .……………………………………………3 II. ĐẶC ĐIỂM CHUNG CỦA CÁC VI MẠCH LOGIC…………………….4 1. Phân loại các IC số………………………………….……………………4 2. Các đặc trưng…………………………………………………………… 4 III. CÁC HỌ CỔNG LOGIC………………………………………………….10 1. Họ DDL (DIODE DIODE LOGIC)…………………………………….11 2. Họ DTL (DIODE-TRANSISTOR LOGIC) ………………………… 13 3. Họ TTL (TRANSISTOR-TRANSISTOR LOGIC) ……………………13 a. Các đặc điểm của họ TTL chuẩn……………………………………… 14 b. Họ TTL cải tiến…………………………………………………………15 c. TTL với ngõ ra cực thu hở (OPEN COLLECTOR OUTPUT)……… 17 d. Họ TTL ba trạng thái (TRISTATE)…………………………………….17 1. Họ RTL (RESISTOR-TRANSISTOR LOGIC).……………………….18 2. Mạch logic MOS……………………………………………………….19 a. Họ CMOS……………………………………………………………….21 b. Cổng cơ bản NMOS………………………………….…………………26 1. Họ ECL (EMITTER COUPLED LOGIC)…………………………… .27 CÁC HỌ VI MẠCH LOGIC CƠ BẢN 2 2. Tóm tắt đặc trưng của một vài họ cổng logic………………………… .28 3. IC số…………………………………………………………………… 29 a. Mức tích hợp…………………………………………………………….30 b. Kí hiệu vỏ của IC số…………………………………………………….30 c. Một số IC thường gặp………………………………………………… .31 z CÁC HỌ VI MẠCH LOGIC CƠ BẢN 3 CÁC HỌ VI MẠCH LOGIC CƠ BẢN I. TỔNG QUAN Xét về cơ bản có 2 lọai thiết bị bán dẫn là lưỡng cực và đơn cực. Dựa trên các thiết bị này, các mạch tích hợp được hình thành. 1. Các họ mạch logic lưỡng cực: Các yếu tố chính của IC lưỡng cực là điện trở, diode và BJT, hai họat động trong IC lưỡng cực là: tắt và bão hòa, các họ logic lưỡng cực: Mạch logic DDL • Mạch logic RTL • Mạch logic DCTL • Mạch logic HTL • Mạch logic TTL • Mạch logic Schottky TTL • Mạch logic ECL 2. Các họ mạch logic đơn cực: Các thiết bị MOS là các thiết bị đơn cực và chỉ có các MOSFET được vận hành trong các mạch logic MOS, các mạch logic MOS là: • PMOS • NMOS • CMOS II. ĐẶC ĐIỂM CHUNG CỦA CÁC VI MẠCH SỐ 1. Phân lọai các IC số: CÁC HỌ VI MẠCH LOGIC CƠ BẢN 4 Loại IC Các cổng căn bản Số các linh kiện Tổ hợp quy mô nhỏ SSI Nhỏ hơn 12 Lên đến 99 Tổ hợp quy mô trung bình MSI 12-99 100-999 Tổ hợp quy mô lớn LSI 100-999 100-999 Tổ hợp quy mô rất lớn VLSI Lớn hơn 1000 Lớn hơn 10000 2. Các đặc trưng: a. Tốc độ họat động, lệ thuộc vào thời gian trễ truyền đạt. - Có hai loại thời trễ truyền: Thời trễ truyền từ thấp lên cao tPLH và thời trễ truyền từ cao xuống thấp tPHL. Hai giá trị này thường khác nhau. Sự thay đổi trạng thái được xác định ở tín hiệu ra. Thí dụ tín hiệu qua một cổng đảo - Tùy theo họ IC, thời trễ truyền thay đổi tử vài ns đến vài trăm ns. Thời trễ truyền càng lớn thì tốc độ làm việc của IC càng nhỏ. b. Tổn hao công suất (Power requirement), xác định bởi tích số nguồn cung cấp Vcc và dòng Icc (giá trị trung bình của dòng Icc mức 0 và mức 1), đơn vị mW. CÁC HỌ VI MẠCH LOGIC CƠ BẢN 5 PD (avg) = ICC (avg) . VCC c. Chỉ số giá trị, xác định bởi tích số tốc độ và công suất - Để đánh giá chất lượng IC, người ta dùng đại lượng tích số công suất-vận tốc đó là tích số công suất tiêu tán và thời trễ truyền. Chỉ số giá trị (pJ) = thời gian trì hoãn truyền đạt (ns) x công suất (mW). - Thí dụ họ IC có thời trễ truyền là 10 ns và công suất tiêu tán trung bình là 50 mW thì tích số công suất-vận tốc là: 10 ns x 5 mW =10.10-9x5.10-3 = 50x10-12 watt-sec = 50 picojoules (pj) - Chỉ số giá trị càng nhỏ càng tốt - Trong quá trình phát triển của công nghệ chế tạo IC người ta luôn muốn đạt được các IC có công suất tiêu tán và thời trễ truyền càng nhỏ càng tốt. Như vậy một IC có chất lượng càng tốt khi tích số công suất-vận tốc càng nhỏ. Tuy nhiên trên thực tế hai giá trị này thay đổi theo chiều ngược với nhau, nên ta khó mà đạt được các giá trị theo ý muốn, dù sao trong quá trình phát triển của công nghệ chế tạo linh kiện điện tử trị số này luôn được cải thiện . d. Hệ số tải, là số cổng có thể được vận hành bởi một cổng, hệ số tải càng cao càng thuận lợi. e. Các tham số dòng và áp - VCC: Điện thế nguồn (power supply): khoảng điện thế cho phép cấp cho IC để hoạt động tốt. Thí dụ với IC số họ TTL, VCC=5±0,5 V , họ CMOS VDD=3-15V (Người ta thường dùng ký hiệu VDD và VSS để chỉ nguồn và mass của IC họ MOS) CÁC HỌ VI MẠCH LOGIC CƠ BẢN 6 - Điện áp đầu vào ở mức cao VIH (High level input voltage) : điện áp tối thiểu mà cổng có thể nhận biết mức 1 - Điện áp đầu vào ở mức thấp VIL (Low level input voltage) : điện áp tối đa mà cổng có thể nhận biết mức 0 - Điện áp đầu ra ở mức cao VOH (High level output voltage) : điện áp tối thiểu tại đầu ra tương ứng mức 1 - Điện áp đầu ra ở mức thấp VOL (Low level output voltage) : điện áp tối đa tại đầu ra tương ứng mức 0 - Cường độ dòng điện đầu vào mức cao IIH (High level input current) : dòng tối thiểu được cung cấp tương ứng với mức 1 - Cường độ dòng điện đầu vào mức thấp IIL (Low level input current) : dòng tối đa được cung cấp tương ứng với mức 0 - Cường độ dòng điện đầu ra mức cao IOH (High level output current) : dòng cực đại mà ngõ ra cung cấp tương ứng với mức 1 - Cường độ dòng điện đầu ra mức thấp IOH (Low level output current): dòng cực tiểu mà ngõ ra cung cấp tương ứng với mức 0 - ICCH,ICCL: Dòng điện chạy qua IC khi ngõ ra lần lượt ở mức cao và thấp. f. Nhiễu - Các tín hiệu nhiễu như tia lửa điện, cảm ứng từ có thể làm thay đổi trạng thái logic của tín hiệu do đó ảnh hưởng đến kết quả hoạt động của mạch. - Tính miễn nhiễu của một mạch logic tùy thuộc khả năng dung nạp hiệu thế nhiễu của mạch và được xác định bởi lề nhiễu. Lề nhiễu có được do sự chênh lệch của các điện thế giới hạn (còn được gọi là ngưỡng logic) của mức cao và thấp giữa ngã ra và ngã vào của các cổng CÁC HỌ VI MẠCH LOGIC CƠ BẢN 7 - Tín hiệu khi vào mạch logic được xem là mức 1 khi có trị >VIH(min) và là mức 0 khi <V IL(max). Điện thế trong khoảng giữa không ứng với một mức logic nào nên gọi là vùng bất định. Do có sự khác biệt giữa VOH(min) với VIH(min) và VOL(max) với VIL(max) nên ta có 2 giá trị lề nhiễu: Lề nhiễu mức cao: VNH = VOH(min) - VIH(min) Lề nhiễu mức thấp: VNL = VIL(max) - VOL(max) - Khi tín hiệu ra ở mức cao đưa vào ngã vào, bất cứ tín hiệu nhiễu nào có giá trị âm và biên độ >VNH đều làm cho điện thế ngã vào rơi vào vùng bất định và mạch không nhận ra được tín hiệu thuộc mức logic nào. Tương tự cho trường hợp ngã ra ở mức thấp tín hiệu nhiễu có trị dương biên độ >VNL sẽ đưa mạch vào trạng thái bất định. CÁC HỌ VI MẠCH LOGIC CƠ BẢN 8 g. Miền nhiệt độ họat động, từ 0-700C cho các ứng dụng tiêu dùng và công nghiệp, từ 550C – 1250C cho các mục đích quân sự. h. Logic cấp dòng và logic nhận dòng - Một mạch logic thường gồm nhiều tầng kết nối với nhau. Tầng cấp tín hiệu gọi là tầng thúc và tầng nhận tín hiệu gọi là tầng tải. Sự trao đổi dòng điện giữa hai tầng thúc và tải thể hiện bởi logic cấp dòng và logic nhận dòng. Hình (a) cho thấy hoạt động gọi là cấp dòng: Khi ngã ra mạch logic 1 ở mức cao, nó cấp dòng IIH cho ngã vào của mạch logic 2, vai trò như một tải nối mass. Ngã ra cổng 1 như là một nguồn dòng cấp cho ngã vào cổng 2 CÁC HỌ VI MẠCH LOGIC CƠ BẢN 9 Hình (b) cho thấy hoạt động gọi là nhận dòng: Khi ngã ra mạch logic 1 ở mức thấp, nó nhận dòng IIL từ ngã vào của mạch logic 2 xem như nối với nguồn VCC. - Thường dòng nhận của tầng thúc khi ở mức thấp có trị khá lớn so với dòng cấp của nó khi ở mức cao, nên người ta hay dùng trạng thái này khi cần gánh những tải tương đối nhỏ, ví dụ khi chỉ cần thúc cho một led, người ta có thể dùng mạch (Hình a) mà không thể dùng mạch (Hình b). i. Tính Schmitt Trigger - Trong phần giới thiệu lề nhiễu, ta thấy còn một khoảng điện thế nằm giữa các ngưỡng logic, đây chính là khoảng điện thế ứng với transistor làm việc trong vùng tác động. Khoảng cách này xác định lề nhiễu và có tác dụng làm giảm độ rộng sườn xung (tức làm cho đường dốc lên và dốc xuống của tín hiệu ra dốc hơn) khi qua mạch. Lề nhiễu càng lớn khi vùng chuyển tiếp của ngã vào càng nhỏ, tín hiệu ra thay đổi trạng thái trong một khoảng thời gian càng nhỏ nên sườn xung càng dốc. Tuy nhiên vẫn còn một khoảng sườn xung nằm trong vùng chuyển tiếp nên tín hiệu ra không vuông hoàn toàn. CÁC HỌ VI MẠCH LOGIC CƠ BẢN 10 - Để cải thiện hơn nữa dạng tín hiệu ngã ra, bảo đảm tính miễn nhiễu cao, người ta chế tạo các cổng có tính trễ điện thế, được gọi là cổng Schmitt Trigger (hình a). [...]... CÁC HỌ VI MẠCH LOGIC CƠ BẢN CÁC HỌ VI MẠCH LOGIC CƠ BẢN I. TỔNG QUAN……………………………………………………………… 3 1. Các họ mạch logic lưỡng cực……………………………………………3 2. Các họ mạch logic đơn cực ……………………………………………3 II. ĐẶC ĐIỂM CHUNG CỦA CÁC VI MẠCH LOGIC ………………….4 1. Phân loại các IC số………………………………….……………………4 2. Các đặc trưng…………………………………………………………… 4 III. CÁC HỌ CỔNG LOGIC ……………………………………………….10 1. Họ. .. và mass của IC họ MOS) CÁC HỌ VI MẠCH LOGIC CƠ BẢN 2 2. Tóm tắt đặc trưng của một vài họ cổng logic ……………………… 28 3. IC số…………………………………………………………………… 29 a. Mức tích hợp…………………………………………………………….30 b. Kí hiệu vỏ của IC số…………………………………………………….30 c. Một số IC thường gặp………………………………………………… 31 z CÁC HỌ VI MẠCH LOGIC CƠ BẢN 19 Lưu ý: Mạch có cực thu... 6. HỌ ECL (EMITTER COUPLED LOGIC) Là họ cổng logic có cực E của một số bán dẫn nối chung với nhau. Họ mạch này cũng sử dụng cồng nghệ TTL, nhưng cấu trúc mạch có những điểm khác hẳn với họ TTL. Ngaoif vi c sử dụng hồi tiếp âm trên điện trở R E để chống bão hòa, mạch điện của họ ECL còn tận dụng được ưu điểm của mạch khuêch đại vi sai, nên tần số công tác họ này lại có điều kém hơn các họ khác.... RTL (RESISTOR-TRANSISTOR LOGIC) .……………………….18 2. Mạch logic MOS……………………………………………………….19 a. Họ CMOS……………………………………………………………….21 b. Cổng cơ bản NMOS………………………………….…………………26 1. Họ ECL (EMITTER COUPLED LOGIC) …………………………… 27 CÁC HỌ VI MẠCH LOGIC CƠ BẢN 18 I IL (mA) -1.6 -2 -0.4 -0.5 -0.1 -0.6 - Loạt 74S: Các transistor trong mạch được mắc thêm một Diod Schottky giữa hai cực... NOT + TG Schmitt NAND + TG Schmitt Đệm 3 TT với Đệm 3 TT với E CÁC HỌ VI MẠCH LOGIC CƠ BẢN 13 Ưu điểm của họ DDL: - Mạch điện đơn giản, dễ tạo ra các cổng AND, OR nhiều lối vào. Ưu điểm này cho phép xâu dựng các ma trận Diode với nhiều ứng dụng khác nhau. - Tần số cơng tác có thể đạt cao bằng cách chọn các diode chuyển mạch nhanh. - Công suất tiêu thụ nhỏ. Nhược điểm - Độ phòng vệ... mạch Logic thơng thường bằng cách mắc thêm R thích hợp với tình trạng của tải. d. HỌ TTL BA TRẠNG THÁI (TRISTATE) Ngoài 2 trạng thái cơ bản 1 và 0, các mạch logic cịn có thêm trạng thái tổng trở cao Hi-Z Ví dụ xét cổng NOT 3 trạng thái sau 4. HỌ RTL (RESISTOR-TRANSISTOR LOGIC) Bao gồm các điện trở và transistor, đây là họ logic được tích hợp sớm nhất. Ví dụ, một cổng NOR RTL CÁC HỌ... NOR RTL CÁC HỌ VI MẠCH LOGIC CƠ BẢN 20 Các mạch RTL có đặc tính chung là cần dòng IB cho các BJT nên còn được gọi là mạch thu dịng (current sinking), vì vậy khi kết nối với các mạch khác cần phải lưu ý để thỏa mãn điều kiện này, nếu không mạch sẽ không làm vi c. Lề nhiễu ở trạng thái 0 là 0.5-0.2=0.3V Lề nhiễu ở trạng thái 1 phụ thuộc vào tải 5. MẠCH LOGIC MOS Gồm các IC số dùng... ngã ra, bảo đảm tính miễn nhiễu cao, người ta chế tạo các cổng có tính trễ điện thế, được gọi là cổng Schmitt Trigger (hình a). CÁC HỌ VI MẠCH LOGIC CƠ BẢN 8 g. Miền nhiệt độ họat động, từ 0-70 0 C cho các ứng dụng tiêu dùng và công nghiệp, từ 55 0 C – 125 0 C cho các mục đích quân sự. h. Logic cấp dòng và logic nhận dòng - Một mạch logic thường gồm nhiều tầng kết nối với nhau. Tầng cấp... chục ns, do điện dung ký sinh ở ngã vào và tổng trở ra của transistor khá lớn. CÁC HỌ VI MẠCH LOGIC CƠ BẢN 23 Bảng dưới cho thấy quan hệ điện thế của các ngã vào , ra cổng NOT V in T 1 T 2 V out V DD (logic1 ) R OFF =10 10 Ω R ON = 1KΩ 0V (logic 0) 0V (logic0 ) R ON = 1KΩ R OFF =10 10 Ω V DD (logic 1) Ngoài ra vận hành của cổng NAND và NOR được giải thích như sau: Cổng... trao đổi dòng điện giữa hai tầng thúc và tải thể hiện bởi logic cấp dịng và logic nhận dịng. Hình (a) cho thấy hoạt động gọi là cấp dòng: Khi ngã ra mạch logic 1 ở mức cao, nó cấp dòng I IH cho ngã vào của mạch logic 2, vai trò như một tải nối mass. Ngã ra cổng 1 như là một nguồn dòng cấp cho ngã vào cổng 2 CÁC HỌ VI MẠCH LOGIC CƠ BẢN 27 CMOS có hai ký hiệu: 4XXX do hảng RCA chế tạo . CÁC HỌ VI MẠCH LOGIC CƠ BẢN CÁC HỌ VI MẠCH LOGIC CƠ BẢN I. TỔNG QUAN………………………………………………………………..3 1. Các họ mạch logic lưỡng cực……………………………………………3. CÁC HỌ VI MẠCH LOGIC CƠ BẢN 3 CÁC HỌ VI MẠCH LOGIC CƠ BẢN I. TỔNG QUAN Xét về cơ bản có 2 lọai thiết bị bán dẫn là lưỡng cực và đơn cực. Dựa trên các