trắc nghiệm môn vi xử lý

21 1.8K 2
trắc nghiệm môn vi xử lý

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

1 Chip vi điều khiển 8051 sản xuất lần vào năm nào? Do nhà sản xuất c 1980 - Hãng Intel Mã lệnh từ nhớ chương trình bên ngoài, sau CPU đọc vào chứa b Thanh ghi IR Bộ phận CPU dùng để lưu giữ địa lệnh nhớ chương b Thanh ghi IR Nhiệm vụ CPU là: d Cả hai câu a b Mã BCD nén là: c Số BCD dài byte Mã bù số nhị phân tạo cách: b Cộng thêm vào mã bù Mã bù số nhị phân tạo cách: a Đảo trạng thái tất bit số nhị phân Giao tiếp song song phương thức giao tiếp (so sánh với giao tiếp nối tiếp): c Truyền từ hai bit trở lên, tốc độ truyền nhanh, khoảng cách truyền gần Giao tiếp nối tiếp phương thức giao tiếp (so sánh với giao tiếp songsong): b Truyền bit, tốc độ truyền chậm, khoảng cách truyền xa 10 ROM loại nhớ bán dẫn có đặc tính: b Cho phép đọc liệu từ ROM, không cho phép ghi liệu vào ROM, không liệu nguồn điện 11 RAM loại nhớ bán dẫn có đặc tính: c Cho phép đọc liệu từ RAM, cho phép ghi liệu vào RAM, liệu nguồn điện 12 Loại nhớ ROM cho phép ta ghi liệu vào xoá liệu tia cực tím: c UV-EPROM 13 Loại nhớ ROM cho phép ta ghi liệu vào xoá liệu tín hiệu điện: d Flash ROM 14 Loại nhớ bán dẫn liệu nguồn điện cung cấp: b DRAM 15 Loại nhớ ROM cho phép ta ghi liệu vào xoá liệu: c EPROM 16 Quá trình làm tươi (Refresh) liệu trình cần thiết loại nhớ bán dẫn: b DRAM 17 Bộ nhớ bán dẫn bit có mã số 62512 cho biết dung lượng nhớ này: b 512 18 Bộ nhớ bán dẫn bit có mã số 62256 cho biết dung lượng nhớ 0/06/2014 PhaoVi XU Ly- Trang 1- Wattpad www.wattpad.com/433127-phao-vi-xu-ly 2/3 này: c 256 Kbit 19 Bộ nhớ bán dẫn bit có mã số 62128 cho biết dung lượng nhớ này: c 128 Kbit 20 Bộ nhớ bán dẫn bit có mã số 6264 cho biết dung lượng nhớ này: a 64 Kbit 21 Bộ nhớ bán dẫn bit có mã số 6232 cho biết dung lượng nhớ này: d 32 Kbit 22 Bộ nhớ bán dẫn bit có mã số 6116 cho biết dung lượng nhớ này: c 16 Kbit 23 Bộ nhớ bán dẫn bit có mã số 27512 cho biết dung lượng nhớ này: b 64 KB 24 Bộ nhớ bán dẫn bit có mã số 27256 cho biết dung lượng nhớ này: c 32 KB 25 Bộ nhớ bán dẫn bit có mã số 27128 cho biết dung lượng nhớ này: d 16 KB 26 Bộ nhớ bán dẫn bit có mã số 2764 cho biết dung lượng nhớ này: c KB 27 Bộ nhớ bán dẫn bit có mã số 2732 cho biết dung lượng nhớ này: b KB 28 Bộ nhớ bán dẫn bit có mã số 2716 cho biết dung lượng nhớ này: a KB 29 Bộ nhớ bán dẫn bit có mã số 6116 cho biết số chân địa nhớ này: c 11 chân 30 Bộ nhớ bán dẫn bit có mã số 2732 cho biết số chân địa nhớ này: d 12 chân 31 Bộ nhớ bán dẫn bit có mã số 2764 cho biết số chân địa nhớ này: a 13 chân 32 Bộ nhớ bán dẫn bit có mã số 61128 cho biết số chân địa nhớ này: b 14 chân 33 Bộ nhớ bán dẫn bit có mã số 61256 cho biết số chân địa nhớ này: c 15 chân 34 Bộ nhớ bán dẫn bit có mã số 62512 cho biết số chân địa nhớ này: d 16 chân 35 Bộ nhớ bán dẫn bit có mã số 2716 cho biết số chân liệu nhớ này: a chân b 36 Bộ nhớ bán dẫn bit có mã số 2732 cho biết số chân liệu nhớ này: d chân 37 Bộ nhớ bán dẫn bit có mã số 61128 cho biết số chân liệu nhớ c chân 38 Bộ nhớ bán dẫn bit có mã số 62512 cho biết số chân liệu nhớ này: c chân 39 Trong hệ thống bus máy tính, loại bus bus chiều: a Bus liệu 40 Trong hệ thống bus máy tính, bus địa có chiều di chuyển thông tin địa từ: a Từ CPU đến nhớ thiết bị ngoại vi 41 Trong hệ thống bus máy tính, bus liệu có chiều di chuyển thông tin liệu từ: c Cả hai câu a b 42 Một vi xử lý có 20 đường dây địa Cho biết số lượng vị trí nhớ mà vi xử lý có khả truy xuất: b 1024 K 43 Số lượng đếm/bộ định thời (Timer) có chip vi điều khiển 8051 là: b 44 Dung lượng nhớ liệu có chip 8051 là: d KB 45 Dung lượng nhớ chương trình có chip 8051 là: a 128 byte 46 Chip vi điều khiển 8051 có port xuất nhập liệu: d 47 Dung lượng nhớ chương trình nhớ liệu tối đa mà chip 8051 có khả truy xuất là: b 64 KB 48 Trong chip vi điều khiển 8051, port xuất nhập có hai công dụng là: c P0, P2, P3 49 Trong chip vi điều khiển 8051, port ch? có chức xuất nhập là: b P1 50 Khi port xuất nhập 8051 đóng vai trò port xuất nhập liệu port cần phải có điện trở kéo lên bên ngoài: a P0 51 Khi chip 8051 sử dụng nhớ bên port đóng vai trò bus địa byte thấp bus liệu đa hợp ( AD0 AD7 ): a P0 52 Khi chip 8051 sử dụng nhớ bên port đóng vai trò bus địa byte cao: c P2 53 Khi chip 8051 sử dụng nhớ bên hay chức đặc biệt port đóng vai trò tín hiệu điều khiển: d P3 54 PSEN tín hiệu điều khiển: a Cho phép truy xuất (đọc) nhớ chương trình bên 55 EA tín hiệu điều khiển: b Cho phép truy xuất (sử dụng) nhớ chương trình bên 56 ALE tín hiệu điều khiển: c Cho phép chốt địa để thực việc giải đa hợp 57 RST tín hiệu điều khiển: d Cho phép thiết lập lại chế độ hoạt động cuả chip 8051 58 WR tín hiệu điều khiển: b Cho phép ghi thông tin vào nhớ liệu 59 RD tín hiệu điều khiển: a Cho phép đọc thông tin từ nhớ liệu 60 Tần số phổ dụng thạch anh sử dụng cho hầu hết chip vi điều khiển họ MCS-51 là: c 12 MHZ 61 Chân PSEN chip 8051 thường đựơc nối với chân nhớ chương trình bên ngoài: d.OE\ 62 Nếu tần số xung clock mạch dao động chip 12 MHZ tần số tín hiệu chân ALE bao nhiêu: c MHZ 63 Khi dùng mạch dao động TTL bên tạo tín hiệu xung clock cho chip 8051 tín hiệu xung clock phải đưa vào chân: c XTAL1 64 Các dãy ghi (bank) chip 8051 nằm trong: c Bộ nhớ liệu bên 65 Không gian nhớ chương trình bên chip 8051 có dung lượng tối đa là: c KB 66 Không gian nhớ liệu bên chip 8051 có dung lượng tối đa là: a 128 byte 67 Trong không gian nhớ liệu bên chip 8051, dãy ghi có địa chỉ: a 00H - 1FH 68 Trong không gian nhớ liệu bên chip 8051, vùng RAM định địa bit có địa chỉ: b 20H - 2FH 69 Trong không gian nhớ liệu bên chip 8051, vùng RAM đa chức có địa chỉ: c 30H -7FH 70 Trong không gian nhớ liệu bên chip 8051, ghi chức đặc biệt (SFR) có địa chỉ: d 80H - FFH 71 Khi thực phép nhân số bit với byte cao kết chứa ghi nào? b Thanh ghi B 72 Khi thực phép nhân số bit với byte thấp kết chứa ghi nào? a Thanh ghi A 73 Khi thực phép chia số bit với thương số phép chia chứa ghi nào? c Thanh ghi A 74 Khi thực phép chia số bit với số dư phép chia chứa ghi nào? d Thanh ghi B 75 Khi CPU thực phép tính số học có nhớ chip 8051 đặt cờ lên mức ? a Cờ nhớ CY 76 Để báo bit thấp kết tính toán thuộc khoảng OH - 9H hay thuộc khoảng AH - FH chip 8051 sử dụng cờ nào? b Cờ nhớ phụ AC 77 Để báo kết tính toán chứa ghi A hay khác chip 8051 sử dụng cờ nào? c Cờ F0 78 Để báo kết tính toán phép toán số học (phép toán có dấu) có nằm khoảng từ d Cờ tràn OV 79 Để báo số chữ số ghi A số chẳn hay lẻ chip 8051 sử dụng cờ nào? c Cờ P 80 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? b RS0 = 0, RS1 = 81 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? c RS0 = 1, RS1 = 82 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu?d RS0 = 1, RS1 = 83 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu?a RS0 = 0, RS1 = 84 Đối với chip 8051 vùng nhớ dùng làm ngăn xếp (stack) lưu giữ trong: c Bộ nhớ liệu bên 85 Vùng nhớ dùng làm ngăn xếp (stack) có địa kết thúc là: a 7FH 86 Nếu không khởi động ghi SP vùng nhớ ngăn xếp (stack) có địa bắt đầu là: b 08H 87 Nếu ghi SP có giá trị 5FH vùng nhớ ngăn xếp (stack) có địa bắt đầu: a 5EH 88 Nếu ghi SP có giá trị 21H vùng nhớ ngăn xếp (stack) có địa bắt đầu: a 20H 89 Nếu ghi SP có giá trị 59H vùng nhớ ngăn xếp (stack) có địa bắt đầu: b 58H 90 Nếu người lập trình không khởi động ghi SP 8051 hoạt động tự động nạp vào ghi SP giá trị ? b 08H 91 Thanh ghi DPTR dùng để chứa địa ô nhớ cần truy xuất thuộc nhớ: d RAM 92 Thanh ghi DPTR ghi: c 16 bit 93 Chip 8051 có port xuất nhập liệu dạng song song: d 94 Chân nhận liệu port nối tiếp: b RXD 95 Khi định thời chip 8051 đóng vai trò đếm kiện (Counter) nhận xung nhịp từ chân ? d T0 96 Chân phát liệu port nối tiếp: a TXD 97 Để nhận biết có tín hiệu ngắt từ nguồn bên hay không chip 8051 sử dụng chân ? c INT0 98 Thanh ghi điều khiển chế độ hoạt động định thời chip 8051: c TMOD 99 Thanh ghi điều khiển trạng thái trình hoạt động định thời chip 8051: d TCON 100 Ở chế độ nguồn giãm (Power down) điện áp chân Vcc chip 8051 volt? a 2V 101 Ở chế độ nghĩ(Idle) điện áp chân Vcc chip 8051 volt? d 5V 102 Nếu thạch anh dao động gắn bên chip 8051 có tần số 12MHz chu kỳ máy dài: d µs 103 Lệnh nhảy số lệnh sau có tầm nhảy đến phải khối 2KB nhớ chương trình: b AJMP 104 Lệnh nhảy số lệnh sau có tầm nhảy đến nơi không gian nhớ chương trình 64KB c LJMP 105 Lệnh nhảy số lệnh sau có tầm nhảy đến 128 byte trước lệnh 127 byte sau lệnh: SJMP 106 Lệnh số lệnh sau lệnh sai: d DEC DPTR 107 Lệnh nhảy đến địa rel nội dung chứa (thanh ghi A) khác 0: a JNZ rel 08 Lệnh nhảy đến địa rel nội dung cờ (cờ zero) 0: b JZ rel 109 Lệnh nhảy đến địa rel nội dung cờ (cờ zero) 1: a JNZ rel 110 Lệnh nhảy đến địa rel nội dung chứa (thanh ghi A) 0: b JZ rel 111 Lệnh nhảy đến địa rel nội dung cờ nhớ 0: c JNC rel 112 Lệnh nhảy đến địa rel nội dung cờ nhớ khác 0: d JC rel 113 Lệnh số lệnh sau sử dụng kiểu định địa trực tiếp cho toán hạng nguồn: b MOV 00H, R0 114 Lệnh số lệnh sau sử dụng kiểu định địa gián tiếp cho toán hạng nguồn: d MOV 00H, @R0 115 Lệnh số lệnh sau sử dụng kiểu định địa ghi cho toán hạng nguồn: a MOV R0, #00H 116 Lệnh số lệnh sau sử dụng kiểu định địa tức thời cho toán hạng a MOV R0, #00H 117 Lệnh số lệnh sau sử dụng kiểu định địa tương đối: a SJMP rel 118 Lệnh số lệnh sau sử dụng kiểu định địa tuyệt đối: b ACALL rel 119 Lệnh số lệnh sau sử dụng kiểu định địa dài: c LCALL rel 120 Lệnh số lệnh sau sử dụng kiểu định địa chỉ số: d MOV A, #FF0H 122 Lệnh số lệnh sau lệnh sai: c MOV #255, A 123 Lệnh số lệnh sau lệnh sai: d MOV A, SBUF 124 Lệnh số lệnh sau lệnh sai: d POP R0 125 Lệnh số lệnh sau thuộc nhóm lệnh số học chip 8051: a INC 126 Lệnh số lệnh sau thuộc nhóm lệnh logic chip 8051: d CPL , SWAP 127 Lệnh số lệnh sau thuộc nhóm lệnh di chuyển liệu chip 8051: b SWAP 128 Lệnh số lệnh sau thuộc nhóm lệnh xử lý bit chip 8051: c XCH 129 Lệnh số lệnh sau thuộc nhóm lệnh rẽ nhánh chip 8051: c CJNE 130 Lệnh số lệnh sau lệnh sai: c MOV #0B0H, A 131 Lệnh di chuyển nội dung ghi R0 vào ghi A: b MOV A, R0 132 Lệnh so sánh nội dung ô nhớ 3FH với nội dung ghi A nhảy đến địa c CJNE A,3FH, rel 133 Lệnh so sánh nội dung ô nhớ 00H với số có giá trị 00H nhảy đến địa a CJNE R0, #00H, rel 134 Lệnh giãm nội dung ghi R0 nhảy đến địa rel nội dung b DJNZ R0, rel 135 Lệnh so sánh nội dung ghi R0 với số có giá trị 00H nhảy đến địa a CJNE R0, #00H, rel 136 Lệnh cất liệu vào vùng nhớ ngăn xếp (Stack): b PUSH 137 Lệnh lấy liệu từ vùng nhớ ngăn xếp (Stack): a POP 138 Lệnh hoán chuyển nội dung hai nibble (hai nửa bit) ghi A: d SWAP 139 Lệnh di chuyển giá trị 7FH vào ô nhớ có địa 7FH: c MOV 7FH, #7FH 140 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (52H + 12H) a CY= 0, AC = 141 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (89H + 57H) b CY= 0, AC = 142 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (C3H + AAH) c CY= 1, AC = 143 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (C5H + B6H) c CY= 1, AC = 144 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (00H - 01H) d CY= 1, AC = 145 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (83H + 49H) a AC = 0, OV = 146 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (B4H + 8BH) b AC = 0, OV = 1 Bộ vi xử lý là: Hệ thống vi mạch số hoạt động theo chương trình Bảng vecter ngắt hệ thống 8086 bắt đầu địa : 00000H Bảng vecter ngắt hệ thống 8086 sử dụng để : Chứa địa chương trình ngắt Bao nhiêu bit nhị phân viết gọn lại thành số Hex?: Bộ nhớ truy cập ngẫu nhiên là: Bộ nhớ ROM nhớ RAM Bus địa là: Các ngõ vi xử lý Bus điều khiển nhớ là: Ngõ vào nhớ Bus liệu là: Các đường hai chiều vi xử lý Các chương trình 8086 quản lý địa chỉ: Logic 10 Các địa logic sử dụng cho địa vật lý 12345H?: 1234H:0005H , 1230H:0045H , 1200H:0345H 11 Các khai báo liệu sau, khái báo không bị lỗi: Anh DB 9,3,8,7,0 12 Các lệnh sau lệnh dẫn hợp dịch: Model, Stack , Data, Code 13 Các ghi giữ địa Offset 8086 truy cập vùng nhớ ngăn xếp?: Chỉ có SP 14 Các ghi giữ kết lệnh nhân chia 16 bit ?: AX DX 15 Các thiết bị ngoại vi nối tới vi xử lý: Thông qua cổng vào 16 Các yếu tố để lựa chọn vi xử lý bao gồm: Tốc độ, Độ lớn BUS liệu, Độ lớn BUS địa 17 Cần đường địa để giải mã cho 13 chip nhớ hệ thống Vi xử lý ?:4 18 Chương trình hệ thống vi xử lý là: Là tập hợp lệnh xếp theo giải thuật toán hay công việc 19 Chương trình phần mềm yếu tố ảnh hưởng tới tốc độ hoạt động hệ thống vi xử lý nào?: Có ảnh hưởng yếu tố quan trọng 20 Cờ dấu SF 80286 lập lên khi: Kết phép tính có bit MSB 21 Cờ định hướng (DF) cần phải quan tâm tới thực lệnh: Xử lý chuỗi liệu 22 Cờ nhớ (CF) CPU 8086 lập lên khi: Kết phép tính tràn khỏi dụng lượng chứa toán hạng đích 23 Cờ phụ CPU 80286 sử dụng cho lệnh: Thực với số BCD 24 Cờ zero (ZF) CPU 8086 lập lên khi: Kết phép tính 25 Cổng nối tiếp 8051 có chế độ hoạt động? 26 CPU 8086 có chu kỳ máy truy xuất nhớ vào : 27 CPU 8086 có cờ trạng thái?: 28 CPU, nhớ vào nằm chip 29 Để đảo trạng thái bit ghi có thể: XOR với FFH 30 Để lập bit ghi lên mà không làm thay đổi bit khác sử dụng lệnh: OR 31 Để truy cập nhớ CPU cung cấp địa cho nhớ : Vật lý 32 Địa CPU cung cấp chuyển qua chốt (Latch) tín hiệu tác động tích cực: ALE 33 Giả sử AH=02; AL=03 sau lệnh MUL AH được: AH=0 34 Giả sử AL chứa mã ASCII số từ tới sau lệnh AND AL,0FH thì: AL mã BCD số 35 Giả sử AL=35H, CL=4 sau lệnh SHR AL,CL được: AL=3; CL=4 36 Giả sử AX =9; BX=12 sau lệnh CMP AX,BX có: CF=1; ZF=0 37 Giả sử AX=2; BX=3 sau lệnh ADC AX,BX thì: AX=5 6; BX=3 38 Giả sử có AL = 61H, CL = sau lệnh ROL AL,CL : AL=16; CF=0 39 Giả sử có CX=00F0H; DX=0007H, sau lệnh CMP CX,DX lệnh sau chuyển điều khiển chương trình tới nhãn N: JG N 40 Giả sử có khai báo biến String DB 'Hoc vien CNBCVT' sau lệnh LEA BP,String được: BP chứa địa ô nhớ chứa ký tự 'H' 41 Hàm 02 ngắt 21H DOS hàm : Hiện ký tự lên hình 42 Hãy cho biết trình tự ưu tiên ngắt sau thực lệnh MOV IP,#0000 1100B?: INT1, TF1, INT0, TF0 43 Hệ thống vi xử lý bao gồm khối chức chính? : 44 Hệ thống vi xử lý chuyên dụng có cấu hình phần cứng: Đơn giản để thực nhiệm vụ yêu cầu 45 Khác lệnh JMP trước chuyển điều khiển chương trình qua vị trí lệnh CALL sẽ: Cất địa lệnh vào đỉnh ngăn xếp 46 Khi tín hiệu điều khiển đọc điều khiển ghi nhớ không tích cực BUS liệu nhớ trạng thái : High Z 47 Khi có giải mã lệnh (điều khiển EU): Mã lệnh ngắn 48 Khi có hai đường địa không sử dụng (bỏ trống) ô nhớ có bao địa mà CPU truy cập được?: 49 Khi có hàng đợi lệnh chương trình thực nhanh do: Quá trình lấy lệnh thực đồng thời với trình thực lệnh 50 Khi đọc nhớ CPU thực công việc : Cấp địa chỉ, cấp tín hiệu điều khiển đọc nhớ, nhận liệu 51 Khi IC giải mã (decoder) có ngõ vào địa chỉ, số ngõ là: 52 Khi không chọn Bus liệu nhớ trạng thái: High Z 53 Khi không chọn, ngõ mạch cài (chốt): Giống trạng thái ngõ vào trước 54 Khi giá trị ghi CS IP bị thay đổi: Khi thực lệnh nhảy , Khi thực chương trình , Khi xảy ngắt 55 Khi tín hiệu cho phép không tích cực, ngõ cổng đệm trạng thái : High Z 56 Khi toàn dung lượng nhớ mà CPU quản lý nằm chip nhớ tín hiệu chọn mạch: Luôn tích cực 57 Khi xảy ngắt CPU 8086 sẽ: Chuyển qua thực chương trình ngắt 58 Lệnh JNBE chuyển điều khiển chương trình khi: Lớn 59 Lệnh JPE M chuyển điều khiển chương trình tới nhãn M : PF = 60 Mã ASCII ESC (escape) là: 1BH 61 Mã ASCII số là: 35H 62 Mạch điện tử cộng bit mạch cộng hai số nhị phân nhiều bit có: Ba ngõ vào hai ngõ 63 Mạch giải mã địa sử dụng cho việc giải mã địa nhớ hệ thống hệ thống vi xử lý 8086 bao gồm nhớ EPROM 4M nhớ SRAM 2M: Cả 03 mạch sử dụng 64 Một lệnh vi xử lý là: Chuỗi bit cung cấp cho vi xử lý để thực chức số 65 Nếu có khai báo liệu: BX=1000H; AL= 1BH 66 Nếu địa đầu vùng nhớ 642KB địa cuối vùng nhớ (mỗi ô nhớ chứa byte): A07FFH 67 Nếu địa đầu vùng nhớ 2K địa cuối vùng nhớ tính theo Hex là: 07FFH 68 Nếu tính ghi vùng nhớ RAM 8051 bao gồm: 256 byte 69 Nhóm ghi sau sử dụng giữ địa độ dời truy cập nhớ liệu? : BX, BP, DI, SI 70 Sau gọi hàm 01 ngắt 21H được: AL chứa mã ASCII phím nhấn 71 Sau thực lệnh MOV AL,0 xác định được: Không cờ bị thay đổi 72 Sau lệnh LOOP giá trị bị thay đổi: CX ZF 73 Số ghi đoạn 8086 là: 74 Thanh ghi BX sử dụng để : Chứa liệu, Chứa địa độ dời 75 Thanh ghi DX ghi : Đa 76 Thanh ghi ES sử dụng để truy cập : Vùng nhớ liệu, Vùng nhớ ngăn xếp 77 Thanh ghi mặc định giữ số đếm lệnh lặp ?: CX 78 Thanh ghi giữ địa đoạn CPU 8086 truy cập vùng nhớ lệnh ?: CS 79 Thanh ghi sử dụng cấp địa độ dời (offset) CPU lấy lệnh: IP 80 Thứ tự thành phần dòng lệnh chương trình hợp ngữ từ trái qua là: Nhãn, lệnh, toán hạng, thích 81 Tốc độ hệ thống vi xử lý phụ thuộc vào yếu tố sau đây: Tốc độ CPU , Tốc độ truy xuất nhớ, Chương trình 82 Trong chuỗi ký tự sau, chuỗi làm nhãn dòng lệnh hợp ngữ?: @49N 83 Trong lệnh nhân chia, 8051 sử dụng ghi nào?: Thanh ghi A ghi B 84 Trong chế độ tín hiệu OBF tín hiệu: Ra 85 Trong chế độ địa gián tiếp ghi liệu là: Giá trị nằm ô nhớ có địa giữ ghi 86 Trong chế độ địa tương đối số, liệu sử dụng lệnh nằm ô nhớ có địa bằng: Giá trị chứa ghi DI SI cộng với số độ dời 87 Trong chế độ ghi dịch, cổng nối tiếp 8051 truyền nhận liệu theo kiểu: Đơn công 88 Trong CPU 8086 BIU có chức năng: Giao tiếp với thiết bị bên CPU 89 Trong hệ nhị phân byte bằng: bit 90 Trong hệ nhị phân số âm biểu diễn tổ hợp 16 bit bằng: 1111 1111 1111 1111B 91 Trong hệ nhị phân số âm có: Bit MSB 92 Trong hệ nhị phân số âm bằng: Là số bù hai số dương tương ứng 93 Trong hệ thống 80286, transceiver truyền: Dữ liệu theo hai chiều 94 Trong hệ thống 8086 sau lấy liệu từ ngăn xếp ghi trỏ ngăn xếp sẽ: Tự động tăng 95 Trong hệ thống vi xử lý Bus điều khiển dùng để: Xác định chế độ hoạt động HT vi xử lý 96 Trong hệ thống vi xử lý Bus là: Đường truyền thông tin khối mạch hệ thống vi xử lý 97 Trong hệ thống vi xử lý trước thực chương trình chứa trong: Trong nhớ bán dẫn 98 Trong khung truyền cận đồng bit Stop chiếm: bit, 1.5 bit, bit 99 Trong lệnh MOVSB thì: Cả hai ghi DI SI thay đổi giá trị 100 Trong lệnh XLAT toán hạng nguồn nằm trong: Bộ nhớ 101 Trong mã lệnh phần thị toán hạng (Operand) sử dụng để mã hoá: Vị trí chứa liệu sử dụng lệnh 102 Trước thực chương trình ngắt, CPU 8086 thực công việc: Lưu giá trị ghi CS, IP ghi cờ vào đỉnh ngăn xếp 103 Với mã BCD không nén sử dụng bit biểu diễn cho số thập phân?: Không xác định 104 Với mã BCD số 80 thập phân biểu diễn nhất: bit 105 Với tần số thạnh Chip vi điều khiển 8051 sản xuất lần vào năm nào? Do nhà sản xuất chế tạo? c 1980 - Hãng Intel Mã lệnh từ nhớ chương trình bên ngoài, sau CPU đọc vào chứa phận CPU b Thanh ghi IR 3.Bộ phận CPU dùng để lưu giữ địa lệnh nhớ chương trình mà CPU cần thực b Thanh ghi IR Nhiệm vụ CPU là: d Cả hai câu a b Mã BCD nén là: c Hai Số BCD dài byte Mã bù số nhị phân tạo cách: b Cộng thêm vào mã bù Mã bù số nhị phân tạo cách: a Đảo trạng thái tất bit số nhị phân Giao tiếp song song phương thức giao tiếp (so sánh với giao tiếp nối tiếp): c Truyền từ hai bit trở lên, tốc độ truyền nhanh, khoảng cách truyền gần Giao tiếp nối tiếp phương thức giao tiếp (so sánh với giao tiếp song song): b Truyền bit, tốc độ truyền chậm, khoảng cách truyền xa 10 ROM loại nhớ bán dẫn có đặc tính: b Cho phép đọc liệu từ ROM, không cho phép ghi liệu vào ROM, không liệu nguồn điện 11 RAM loại nhớ bán dẫn có đặc tính: c Cho phép đọc liệu từ RAM, cho phép ghi liệu vào RAM, liệu nguồn điện 12 Loại nhớ ROM cho phép ta ghi liệu vào xoá liệu tia cực tím: c PROM 13 Loại nhớ ROM cho phép ta ghi liệu vào xoá liệu tín hiệu điện: d Flash ROM 14 Loại nhớ bán dẫn liệu nguồn điện cung cấp: b DRAM 15 Loại nhớ ROM cho phép ta ghi liệu vào xoá liệu: c EPROM 16 Quá trình làm tươi (Refresh) liệu trình cần thiết loại nhớ bán dẫn: b DRAM 17 Bộ nhớ bán dẫn bit có mã số 62512 cho biết dung lượng nhớ này: b 512 Kbit 18 Bộ nhớ bán dẫn bit có mã số 62256 cho biết dung lượng nhớ này: c 256 Kbit 19 Bộ nhớ bán dẫn bit có mã số 62128 cho biết dung lượng nhớ này: c 128 Kbit 20 Bộ nhớ bán dẫn bit có mã số 6264 cho biết dung lượng nhớ này: a 64 Kbit 21 Bộ nhớ bán dẫn bit có mã số 6232 cho biết dung lượng nhớ d 32 Kbit 22 Bộ nhớ bán dẫn bit có mã số 6116 cho biết dung lượng nhớ này: c 16 Kbit 23 Bộ nhớ bán dẫn bit có mã số 27512 cho biết dung lượng nhớ này: b 64 KB 24 Bộ nhớ bán dẫn bit có mã số 27256 cho biết dung lượng nhớ này: c 32 KB 25 Bộ nhớ bán dẫn bit có mã số 27128 cho biết dung lượng nhớ này: d 16 KB 26 Bộ nhớ bán dẫn bit có mã số 2764 cho biết dung lượng nhớ này: c KB 27 Bộ nhớ bán dẫn bit có mã số 2732 cho biết dung lượng nhớ này: b KB 28 Bộ nhớ bán dẫn bit có mã số 2716 cho biết dung lượng nhớ này: a KB 29 Bộ nhớ bán dẫn bit có mã số 6116 cho biết số chân địa nhớ này: c 11 chân 30 Bộ nhớ bán dẫn bit có mã số 2732 cho biết số chân địa nhớ này: d 12 chân 31 Bộ nhớ bán dẫn bit có mã số 2764 cho biết số chân địa nhớ này: a 13 chân 32 Bộ nhớ bán dẫn bit có mã số 61128 cho biết số chân địa nhớ này: b 14 chân 33 Bộ nhớ bán dẫn bit có mã số 61256 cho biết số chân địa nhớ này: c 15 chân 34 Bộ nhớ bán dẫn bit có mã số 62512 cho biết số chân địa nhớ này: d 16 chân 35 Bộ nhớ bán dẫn bit có mã số 2716 cho biết số chân liệu nhớ này: a chân 36 Bộ nhớ bán dẫn bit có mã số 2732 cho biết số chân liệu nhớ này: b 12 chân 37 Bộ nhớ bán dẫn bit có mã số 61128 cho biết số chân liệu nhớ này: b 14 chân 38 Bộ nhớ bán dẫn bit có mã số 62512 cho biết số chân liệu nhớ này: a 14 chân b 10 chân c chân d 12 chân 39 Trong hệ thống bus máy tính, loại bus bus chiều: a Bus liệu 40 Trong hệ thống bus máy tính, bus địa có chiều di chuyển thông tin địa từ: a Từ CPU đến nhớ thiết bị ngoại vi 41 Trong hệ thống bus máy tính, bus liệu có chiều di chuyển thông tin liệu từ: c Cả hai câu a b 42 Một vi xử lý có 20 đường dây địa Cho biết số lượng vị trí nhớ mà vi xử lý có khả truy xuất: b 1024 K 43 Số lượng đếm/bộ định thời (Timer) có chip vi điều khiển 8051 là: b.2 44 Dung lượng nhớ liệu có chip 8051 là: d KB 45 Dung lượng nhớ chương trình có chip 8051 là: a 128 byte 46 Chip vi điều khiển 8051 có port xuất nhập liệu: d 47 Dung lượng nhớ chương trình nhớ liệu tối đa mà chip 8051 có khả truy xuất là: b 64 KB 48 Trong chip vi điều khiển 8051, port xuất nhập có hai công dụng là: c P0, P2, P3 49 Trong chip vi điều khiển 8051, port ch? có chức xuất nhập là: b P1 50 Khi port xuất nhập 8051 đóng vai trò port xuất nhập liệu port cần phải có điện trở kéo lên bên ngoài: a P0 51 Khi chip 8051 sử dụng nhớ bên port đóng vai trò bus địa byte thấp bus liệu đa hợp ( AD0 AD7 ): a P0 52 Khi chip 8051 sử dụng nhớ bên port đóng vai trò bus địa byte cao: c P2 53 Khi chip 8051 sử dụng nhớ bên hay chức đặc biệt port đóng vai trò tín hiệu điều khiển: d P3 54 PSEN tín hiệu điều khiển: a Cho phép truy xuất (đọc) nhớ chương trình bên 55 EA tín hiệu điều khiển: b Cho phép truy xuất (sử dụng) nhớ chương trình bên 56 ALE tín hiệu điều khiển: c Cho phép chốt địa để thực việc giải đa hợp 57 RST tín hiệu điều khiển: d Cho phép thiết lập lại chế độ hoạt động cuả chip 8051 58 WR tín hiệu điều khiển: b Cho phép ghi thông tin vào nhớ liệu 59 RD tín hiệu điều khiển: a Cho phép đọc thông tin từ nhớ liệu 60 Tần số phổ dụng thạch anh sử dụng cho hầu hết chip vi điều khiển họ MCS-51 là: c 12 MHZ 61 Chân PSEN chip 8051 thường đựơc nối với chân nhớ chương trình bên ngoài: d.OE\ 62 Nếu tần số xung clock mạch dao động chip 12 MHZ tần số tín hiệu chân ALE bao nhiêu: c MHZ 63 Khi dùng mạch dao động TTL bên tạo tín hiệu xung clock cho chip 8051 tín hiệu xung clock phải đưa vào chân: c XTAL1 64 Các dãy ghi (bank) chip 8051 nằm trong: c Bộ nhớ liệu bên 65 Không gian nhớ chương trình bên chip 8051 có dung lượng tối đa là: c KB 66 Không gian nhớ liệu bên chip 8051 có dung lượng tối đa là: a 128 byte 67 Trong không gian nhớ liệu bên chip 8051, dãy ghi có địa chỉ: a 00H - 1FH 68 Trong không gian nhớ liệu bên chip 8051, vùng RAM định địa bit có địa chỉ: b 20H - 2FH69 Trong không gian nhớ liệu bên chip 8051, vùng RAM đa chức có địa chỉ: c 30H -7FH 70 Trong không gian nhớ liệu bên chip 8051, ghi chức đặc biệt (SFR) có địa chỉ: d 80H - FFH 71 Khi thực phép nhân số bit với byte cao kết chứa ghi nào? b Thanh ghi B 72 Khi thực phép nhân số bit với byte thấp kết chứa ghi nào? a Thanh ghi A 73 Khi thực phép chia số bit với thương số phép chia chứa ghi nào? c Thanh ghi A 74 Khi thực phép chia số bit với số dư phép chia chứa ghi nào? d Thanh ghi B 75 Khi CPU thực phép tính số học có nhớ chip 8051 đặt cờ lên mức ? a Cờ nhớ CY 76 Để báo bit thấp kết tính toán thuộc khoảng OH - 9H hay thuộc khoảng AH - FH chip 8051 sử dụng cờ nào? b Cờ nhớ phụ AC 77 Để báo kết tính toán chứa ghi A hay khác chip 8051 sử dụng cờ nào? c Cờ F0 78 Để báo kết tính toán phép toán số học (phép toán có dấu) có nằm khoảng từ -127 đến +128 hay không chip 8051 sử dụng cờ nào? d Cờ tràn OV 79 Để báo số chữ số ghi A số chẳn hay lẻ chip 8051 sử dụng cờ nào? c Cờ P 80 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? b RS0 = 0, RS1 = 81 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? c RS0 = 1, RS1 = 82 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? d RS0 = 1, RS1 = 83 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? a RS0 = 0, RS1 = 84 Đối với chip 8051 vùng nhớ dùng làm ngăn xếp (stack) lưu giữ trong: c Bộ nhớ liệu bên 85 Vùng nhớ dùng làm ngăn xếp (stack) có địa kết thúc là: a 7FH 86 Nếu không khởi động ghi SP vùng nhớ ngăn xếp (stack) có địa bắt đầu là: b 08H 87 Nếu ghi SP có giá trị 5FH vùng nhớ ngăn xếp (stack) có địa bắt đầu: a 5EH 88 Nếu ghi SP có giá trị 21H vùng nhớ ngăn xếp (stack) có địa bắt đầu: a 20H 89 Nếu ghi SP có giá trị 59H vùng nhớ ngăn xếp (stack) có địa bắt đầu: b 58H 90 Nếu người lập trình không khởi động ghi SP 8051 hoạt động tự động nạp vào ghi SP giá trị bao nhiêu? b 08H 91 Thanh ghi DPTR dùng để chứa địa ô nhớ cần truy xuất thuộc nhớ: d RAM 92 Thanh ghi DPTR ghi: c 16 bit 93 Chip 8051 có port xuất nhập liệu dạng song song: d 94 Chân nhận liệu port nối tiếp: b RXD 95 Khi định thời chip 8051 đóng vai trò đếm kiện (Counter) nhận xung nhịp từ chân ? d T0 96 Chân phát liệu port nối tiếp: a TXD 97 Để nhận biết có tín hiệu ngắt từ nguồn bên hay không chip 8051 sử dụng chân nào? c INT0 98 Thanh ghi điều khiển chế độ hoạt động định thời chip 8051: c TMOD 99 Thanh ghi điều khiển trạng thái trình hoạt động định thời chip 8051: d TCON 100 Ở chế độ nguồn giãm (Power down) điện áp chân Vcc chip 8051 volt? a 2V 101 Ở chế độ nghĩ(Idle) điện áp chân Vcc chip 8051 volt? d 5V 102 Nếu thạch anh dao động gắn bên chip 8051 có tần số 12MHz chu kỳ máy dài: d µs 103 Lệnh nhảy số lệnh sau có tầm nhảy đến phải khối 2KB nhớ chương trình: b AJMP 104 Lệnh nhảy số lệnh sau có tầm nhảy đến nơi không gian nhớ chương trình 64KB c LJMP 105 Lệnh nhảy số lệnh sau có tầm nhảy đến 128 byte trước lệnh 127 byte sau lệnh: a SJMP 106 Lệnh số lệnh sau lệnh sai: d DEC DPTR 107 Lệnh nhảy đến địa rel nội dung chứa (thanh ghi A) khác 0: a JNZ rel 108 Lệnh nhảy đến địa rel nội dung cờ (cờ zero) 0: b JZ rel 109 Lệnh nhảy đến địa rel nội dung cờ (cờ zero) 1: a JNZ rel 110 Lệnh nhảy đến địa rel nội dung chứa (thanh ghi A) 0: b JZ rel 111 Lệnh nhảy đến địa rel nội dung cờ nhớ 0: c JNC rel 112 Lệnh nhảy đến địa rel nội dung cờ nhớ khác 0: d JC rel 113 Lệnh số lệnh sau sử dụng kiểu định địa trực tiếp cho toán hạng nguồn: c MOV R0, 00H 114 Lệnh số lệnh sau sử dụng kiểu định địa gián tiếp cho toán hạng nguồn: d MOV 00H, @R0 115 Lệnh số lệnh sau sử dụng kiểu định địa ghi cho toán hạng nguồn: b MOV 00H, R0 116 Lệnh số lệnh sau sử dụng kiểu định địa tức thời cho toán hạng nguồn: a MOV R0, #00H 117 Lệnh số lệnh sau sử dụng kiểu định địa tương đối: a SJMP rel 118 Lệnh số lệnh sau sử dụng kiểu định địa tuyệt đối: b ACALL rel 119 Lệnh số lệnh sau sử dụng kiểu định địa dài: c LCALL rel 120 Lệnh số lệnh sau sử dụng kiểu định địa chỉ số: d MOV A, @A+DPTR 121 Lệnh số lệnh sau lệnh sai: d MOV A, #FF0H 122 Lệnh số lệnh sau lệnh sai: c MOV #255, A 123 Lệnh số lệnh sau lệnh sai: d MOV A, SBUF 124 Lệnh số lệnh sau lệnh sai: b POP DPL 125 Lệnh số lệnh sau thuộc nhóm lệnh số học chip 8051: a INC 126 Lệnh số lệnh sau thuộc nhóm lệnh logic chip 8051: d CPL, SWAP 127 Lệnh số lệnh sau thuộc nhóm lệnh di chuyển liệu chip 8051: c XCH 128 Lệnh số lệnh sau thuộc nhóm lệnh xử lý bit chip 8051: d CPL 129 Lệnh số lệnh sau thuộc nhóm lệnh rẽ nhánh chip 8051:c CJNE 130 Lệnh số lệnh sau lệnh sai: c MOV #0B0H, A 131 Lệnh di chuyển nội dung ghi R0 vào ghi A: b MOV A, R0 132 Lệnh so sánh nội dung ô nhớ 3FH với nội dung ghi A nhảy đến địa rel nội dung chúng không nhau: c CJNE A,3FH, rel 133 Lệnh so sánh nội dung ô nhớ 00H với số có giá trị 00H nhảy đến địa rel nội dung chúng không (ởø chế độ mặc định): a CJNE R0, #00H, rel 134 Lệnh giãm nội dung ghi R0 nhảy đến địa rel nội dung ghi R0 khác (ởø chế độ mặc định): b DJNZ R0, rel 135 Lệnh so sánh nội dung ghi R0 với số có giá trị 00H nhảy đến địa rel nội dung chúng không (ởø chế độ mặc định): a CJNE R0, #00H, rel 136 Lệnh cất liệu vào vùng nhớ ngăn xếp (Stack): b PUSH 137 Lệnh lấy liệu từ vùng nhớ ngăn xếp (Stack): a POP 138 Lệnh hoán chuyển nội dung hai nibble (hai nửa bit) ghi A: d SWAP 139 Lệnh di chuyển giá trị 7FH vào ô nhớ có địa 7FH: c MOV 7FH, #7FH 140 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (52H + 12H) a CY= 0, AC = 141 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (89H + 57H) b CY= 0, AC = 142 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (C3H + AAH) c CY= 1, AC = 143 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (C5H + B6H) c CY= 1, AC = 144 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (00H - 01H) d CY= 1, AC = 145 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (83H + 49H) a AC = 0, OV = 146 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (B4H + 8BH) b AC = 0, OV = 147 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (A7H + 2FH) c AC = 1, OV = 148 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (25H + 7DH) d AC = 1, OV = 149 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (78H + 87H) a AC = 0, P = 150 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (AAH + BDH) d AC = 1, P = 151 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (FFH + 01H) c AC = 1, P = 152 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (56H + AAH) c AC = 1, P = 153 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (22H + B5H) a OV = 0, CY= 154 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (F7H + C5H) b OV = 0, CY= 155 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (5FH + 5BH) c OV = 1, CY= 156 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (C3H + AAH) d OV = 1, CY= 157 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (53H+12H) a CY= 0, AC = 158 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (92H+89H) c CY= 1, AC = 159 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (12H+25H) a CY= 0, AC = 160 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (24H-89H) d CY= 1, AC = 161 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (12H+ACH) a CY= 0, OV = 162 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (56H+6FH) b CY= 0, OV = 163 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (89H-FEH) b CY= 0, OV = 164 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (1FH+CDH) a CY= 0, OV = 165 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (FFH+01H) d CY= 1, AC = 166 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (56H+9FH) b CY= 0, AC = 167 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (4DH+B3H) d CY= 1, AC = 168 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (92H+6EH) d CY= 1, AC = 169 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (ADH+45H) b CY= 0, P = 170 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (56H-DAH) d CY= 1, P = 171 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (69H-96H) c CY= 1, P = 172 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (12H+FEH) d CY= 1, P = 173 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (12H-65H) c AC = 1, OV = 174 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (65H+99H) a AC = 0, OV = 175 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (77H+98H) a AC = 0, OV = 176 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (92H+89H) b AC = 0, OV = 177 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (35H-56H) d AC = 1, P = 178 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (65H+01H) a AC = 0, P = 179 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (12H+55H) b AC = 0, P = 180 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (02H-89H) d AC = 1, P = 181 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (23H+56H) a AC = 0, OV = 182 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (65H+89H) a AC = 0, OV = 183 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (13H+45H) a AC = 0, OV = 184 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (54H+89H) a AC = 0, CY= 185 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (ADH-8FH) b OV = 0, AC = 186 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (89H+CBH) d OV = 1, AC = 187 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (94H+89H) c OV = 1, AC = 188 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (65H+89H) a OV = 0, CY= 189 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (DFH-54H) a OV = 0, P = 190 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (68H-DEH) d OV = 1, P = 191 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (12H+45H) a OV = 0, P = 192 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (21H-68H) b OV = 0, P = 193 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (BCH+AAH) c CY= 1, P = 194 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (CDH-98H) a CY= 0, P = 195 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (65H-DCH) d CY= 1, P = 196 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (FFH+01H) c CY= 1, P = 197 Khả fanout port 1, chip 8051 là: c tải TTL 198 Khả fanout port chip 8051 là: d tải TTL 199 Các cờ dùng để thị tình trạng nhớ CPU: d Cờ TFO, TF1 200 Công dụng ghi SP: a Chứa địa liệu đỉnh ngăn xếp 201 Phương pháp xác định hình thức truy xuất toán hạng gọi là: b Địa assembler 202 Một lệnh đầy đủ ngôn ngữ assembly gồm phần (xếp theo thứ tự): d Nhãn lệnh, mã lệnh, toán hạng ghi 203 Trình biên dịch cho ngôn ngữ Assembler có chức năng: d Cả hai câu a b 204 Cho biết cỡ nhớ gọi địa vi xử lý với 12 đường địa chỉ: c 4KB 205 Cho biết cỡ nhớ gọi địa vi xử lý với 16 đường địa chỉ: a 64KB 206 Cho biết cỡ nhớ gọi địa vi xử lý với 20 đường địa chỉ: b 1MB 207 Cho biết cỡ nhớ gọi địa vi xử lý với 18 đường địa chỉ: d 256KB 208 Các cờ dùng để thị tình trạng tràn ghi A là: b Cờ tràn OF 209 Chức ghi PSW: a Dùng để lưu giữ thông tin trạng thái hoạt động ALU 210 Đối với chip 8051, reset việc thi hành chương trình bắt đầu địa chỉ: a 0000H 211 Nếu dùng thiết bị ngoại vi có dung lượng là8 KB cần phải truy xuất đường địa chỉ: c A0 A12 212 Nếu dùng thiết bị ngoại vi có dung lượng là4 KB cần phải truy xuất đường địa chỉ: b A0 A11 213 Nếu dùng thiết bị ngoại vi có dung lượng là2 KB cần phải truy xuất đường địa chỉ: a A0 A10 214 Nếu dùng thiết bị ngoại vi có dung lượng là16 KB cần phải truy xuất đường địa chỉ: d A0 A13 215 Công dụng trỏ lệnh là: c Trỏ vào địa nhớ 216 Kiểu định địa chip 8051, toán hạng ghi Rn gọi là: b Địa ghi 217 Lệnh sau MOV@DPTR, A sử dụng mode địa chỉ: a Địa gián tiếp nhớ 218 Lệnh assembly 8051 "INC A" cộng thêm vào: a Thanh ghi tích luỹ A 219 Lệnh assembly 8051 "MOV A, B" sẽ: d Sao chép nội dung ghi B vào ghi A 220 Lệnh assembly 8051 dùng để copy nội dung ô nhớ có địa 85H vào ghi A c MOV A, 85H 221 Lệnh assembly 8051 "MOV DPTR, #1000H" sẽ: b Nạp giá trị 10H vào ghi DPH 00H vào ghi DPL 222 Lệnh đọc nhớ liệu ngoài: a MOVX A, @DPTR 223 Lệnh ghi nhớ liệu ngoài: b MOVX @DPTR, A 224 Các đường tín hiệu dùng để xác định vị trí ô nhớ: d A0 A15 225 Các đường tính hiệu sau chip 8051 loại multiplex:d Cả hai câu a c 226 Để đặt bit 67H (làm cho bit 67H nhận giá trị 1) ta dùng lệnh: a SETB 67H 227 Bộ nhớ RAM chip 8051 gồm có: (RAM đa chức năng, Các dãy ghi, RAM định địa bit) d Cả ba câu a, b, c 228 Lệnh MOV A, #0H làm cho cờ: b AC = 229 Các tín hiệu vào mạch giải mã địa gồm có: b Các đường P0, P2 230 Trong mode địa tức thời có toán hạng giá trị liệu nằm ở:a Toán hạng thứ 231 Chương trình là: d Cả hai câu a c 232 Các cờ dùng để thị tình tràn Timer là: d Cờ TFO, TF1 233 Lệnh MOV A, B dùng: a Mode địa ghi 234 Mạch giải mã địa là: c Mạch tạo xung chọn chip (CS), xác định vùng địa nhớ hay ngoại vi hệ vi xử lý 235 Vi điều khiển 8051 có port xuất nhập sau: a P0, P1, P2, P3 279 Khi lập trình cho ROM bên chip 8051, nguồn điện Vpp cung cấp là:a Vpp = 5V 354 Để khởi động trỏ ngăn xếp (SP) bắt đầu địa 49H ta dùng lệnh: c MOV SP, #48H 355 Cho đoạn mã Assembler sau: MOV A, #76H MOV DPTR, #1050H MOVX @DPTR,A Kết quả: a Ô nhớ địa 1050H chứa 76H b Thanh ghi DPH chứa 10H c Thanh ghi DPL chứa 50H d Tất câu (Dap an) 378 Trong lệnh sau lệnh không hợp lệ: d DEC DPTR 382.KhithựchiệnlệnhCJNEA,#40H,relthìcờnhớC=0nếu:a.Giátrịthanh ghiAlớnhơn40H 383.KhithựchiệnlệnhCJNEA,#40H,relthìcờnhớC=1nếu:c.Giátrịthanh ghiAnhỏhơn40H 384.KhithựchiệnlệnhCJNEA,40H,relthìcờnhớC=0nếu:a.Giátrịônhớ 40HnhỏhơngiátrịthanhghiA 385.KhithựchiệnlệnhCJNEA,40H,relthìcờnhớC=1nếu:c.Giátrịônhớ 40HlớnhơngiátrịthanhghiA 393.SốTimervàsốmodehoạtđộngcủa8051/8031là:b.2,4 394.NguồnxungnhịpchocácTimerlàxungvuôngcótầnsốbằng tầnsốdao độngthạchb.1/12 395.NgườitasửdụngTimerđể:d.Cả3đềuđúng 396.ChếđộTimertựđộngnạplạilàchếđộ:c.2(8bit) 397.ChếđộTimer16bitlàchếđộ:b.1 398.Khilậptrìnhđịnhthìvớikhoảngthờigiantừ256 65536µs(giảsửdùng thạchanhlà12MHz)tadùngkỹthuật:c.Timer16bit 399.Khilậptrìnhđịnhthìvớikhoảngthờigiantừ10 256µs(giảsửdùng thạchanhlà12Mhz)tadùngkỹthuật:b.Timer8bittựđộngnạplạigiátrịđầu 400.Khilậptrìnhđịnhthìvớikhoảngthờigiannhỏhơn10µs(giảsửdùng thạchanhlà12Mhz)tadùngkỹthuật:a.Điềuchỉnhbằngphầnmềm 401.Khilậptrìnhđịnhthìvớikhoảngthờigianlớnhơn65536µs(giảsửdùng thạchanhlà12Mhz)tadùngkỹthuật:d.Timer16bitkếthợpvớicácvònglặp 402.CờbáotràncủaTimer(TF)sẽđượcsetlên1nếusốđếmtừ:d.FFFFH 0000H 403.Bitđiềukhiểnchạy/dừngcủaTimer1làbit:a.TR1 404.Khitachọnmodehoạtđộnglàmode1tacầnthiếtlậphaibitM1M0có giátrị:b.01 405.Khitachọnmodehoạtđộnglàmode0tacầnthiếtlậphaibitM1M0có giátrị:a.00 406.Khitachọnmodehoạtđộnglàmode3tacầnthiếtlậphaibitM1M0có giátrị:d.11 407.Khitachọnmodehoạtđộnglàmode2tacầnthiếtlậphaibitM1M0có giátrị:c.10 408.KhitamuốnsửdụngTimer0ởmode2tacầnkhởiđộngthanhghi TMOD:a.MOVTMOD,#02H 409.KhitamuốnsửdụngTimer1ởmode1tacầnkhởiđộngthanhghi TMOD:d.MOVTMOD,#10H 414 Khi sử dụng Timer để điều khiển Timer dừng, ta cần thiết lập bit: c TR =0 [...]... hai câu a và b đều đúng 204 Cho biết cỡ bộ nhớ gọi địa chỉ được của bộ vi xử lý với 12 đường địa chỉ: c 4KB 205 Cho biết cỡ bộ nhớ gọi địa chỉ được của bộ vi xử lý với 16 đường địa chỉ: a 64KB 206 Cho biết cỡ bộ nhớ gọi địa chỉ được của bộ vi xử lý với 20 đường địa chỉ: b 1MB 207 Cho biết cỡ bộ nhớ gọi địa chỉ được của bộ vi xử lý với 18 đường địa chỉ: d 256KB 208 Các cờ được dùng để chỉ thị tình trạng... địa chỉ đi từ: a Từ CPU đến bộ nhớ và thiết bị ngoại vi 41 Trong hệ thống bus của máy tính, bus dữ liệu có chiều di chuyển thông tin dữ liệu đi từ: c Cả hai câu a và b đều đúng 42 Một bộ vi xử lý có 20 đường dây địa chỉ Cho biết số lượng vị trí nhớ mà bộ vi xử lý đó có khả năng truy xuất: b 1024 K 43 Số lượng bộ đếm/bộ định thời (Timer) có trong chip vi điều khiển 8051 là: b.2 44 Dung lượng bộ nhớ dữ... thị tình tràn của Timer là: d Cờ TFO, TF1 233 Lệnh MOV A, B dùng: a Mode địa chỉ thanh ghi 234 Mạch giải mã địa chỉ là: c Mạch tạo xung chọn chip (CS), xác định vùng địa chỉ bộ nhớ hay ngoại vi trong hệ vi xử lý 235 Vi điều khiển 8051 có các port xuất nhập sau: a P0, P1, P2, P3 279 Khi lập trình cho ROM bên trong chip 8051, nguồn điện Vpp cung cấp là:a Vpp = 5V 354 Để khởi động con trỏ ngăn xếp (SP)... của ALU 210 Đối với chip 8051, khi reset thì vi c thi hành chương trình luôn bắt đầu ở địa chỉ: a 0000H 211 Nếu dùng một thiết bị ngoại vi có dung lượng là8 KB thì cần phải truy xuất bao nhiêu đường địa chỉ: c A0 A12 212 Nếu dùng một thiết bị ngoại vi có dung lượng là4 KB thì cần phải truy xuất bao nhiêu đường địa chỉ: b A0 A11 213 Nếu dùng một thiết bị ngoại vi có dung lượng là2 KB thì cần phải truy... bộ nhớ chương trình có trong chip 8051 là: a 128 byte 46 Chip vi điều khiển 8051 có bao nhiêu port xuất nhập dữ liệu: d 4 47 Dung lượng bộ nhớ chương trình ngoài và bộ nhớ dữ liệu ngoài tối đa mà chip 8051 có khả năng truy xuất là: b 64 KB 48 Trong chip vi điều khiển 8051, các port xuất nhập có hai công dụng là: c P0, P2, P3 49 Trong chip vi điều khiển 8051, port ch? có chức năng xuất nhập cơ bản là:... đây thuộc nhóm lệnh logic của chip 8051: d CPL, SWAP 127 Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh di chuyển dữ liệu của chip 8051: c XCH 128 Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh xử lý bit của chip 8051: d CPL 129 Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh rẽ nhánh của chip 8051:c CJNE 130 Lệnh nào trong số các lệnh sau đây là lệnh sai: c MOV #0B0H, A 131 Lệnh di chuyển... khiển: c Cho phép chốt địa chỉ để thực hiện vi c giải đa hợp 57 RST là tín hiệu điều khiển: d Cho phép thiết lập lại chế độ hoạt động cuả chip 8051 58 WR là tín hiệu điều khiển: b Cho phép ghi thông tin vào bộ nhớ dữ liệu ngoài 59 RD là tín hiệu điều khiển: a Cho phép đọc thông tin từ bộ nhớ dữ liệu ngoài 60 Tần số phổ dụng của thạch anh sử dụng cho hầu hết các chip vi điều khiển họ MCS-51 là: c 12 MHZ 61... thì cần phải truy xuất bao nhiêu đường địa chỉ: b A0 A11 213 Nếu dùng một thiết bị ngoại vi có dung lượng là2 KB thì cần phải truy xuất bao nhiêu đường địa chỉ: a A0 A10 214 Nếu dùng một thiết bị ngoại vi có dung lượng là16 KB thì cần phải truy xuất bao nhiêu đường địa chỉ: d A0 A13 215 Công dụng của con trỏ lệnh là: c Trỏ vào 1 địa chỉ trong bộ nhớ 216 Kiểu định địa chỉ của chip 8051, trong đó các toán

Ngày đăng: 29/10/2015, 15:16

Từ khóa liên quan

Tài liệu cùng người dùng

Tài liệu liên quan