Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống
1
/ 53 trang
THÔNG TIN TÀI LIỆU
Thông tin cơ bản
Tiêu đề
Tổng Hợp Và Phân Tích Mạch Logic Tuần Tự
Định dạng
Số trang
53
Dung lượng
3,77 MB
Nội dung
Chương II Tổng hợp phân tích mạch logic 2.1 Khái niệm mạch logic 2.1.1 Định nghĩa: Mạch logic mạch logic mà tín hiệu mạch khơng phụ thuộc vào tín hiệu đầu vào, mà cịn phụ thuộc vào thứ tự, thời gian tác động tín hiệu vào 2.1.2 Tính chất – Có nhớ – Có yếu tố thời gian – Cùng tín hiệu vào, tín hiệu khác (các trạng thái hay trạng thái làm việc) t/h vào Mạch logic tổ hợp Mạch nhớ t/h 2.1.3 Phân loại – Mạch logic đồng bộ: việc chuyển trạng thái mạch khơng phụ thuộc vào tín hiệu đầu vào, trạng thái trước đó, mà cịn phụ thuộc vào xung đồng • Dùng phổ biến máy tính (mơn ĐT số) – Mạch logic khơng đồng bộ: việc chuyển trạng thái mạch phụ thuộc vào tín hiệu đầu vào, trạng thái trước • Khơng có tín hiệu đồng • Thường gặp công nghệ máy sản xuất công nghiệp 2.2 Biểu diễn mạch logic 2.2.1 Biểu diễn lời nói, chữ viết mơ tả q trình cơng nghệ Ví dụ 2.1 : nút ấn điều khiển động M – Ấn nút A: động quay thuận – Ấn nút B: động quay nghịch – Ấn nút C: động dừng 2.2.2 Biểu diễn đồ thị thời gian Ví dụ 2.2 a1 a2 a1 Y y a2 2 a2 Y Z y Z 2.2.3 Biểu diễn hình vẽ mơ tả cơng nghệ Ví dụ 2.3 m b0 b1 a0 a1 2.2.4 Biểu diễn hàm tác động F = +A (+X, +Y) –B –Y +C +Z –C –Z –X +Y +D –Y – Thường viết cho chu kỳ làm việc – Các chữ đầu bảng chữ (A,B,C): tín hiệu vào – Các chữ cuối bảng chữ (X,Y,Z): tín hiệu – Dấu cộng “+”: tín hiệu xuất phần tử làm việc – Dấu trừ “- “: tín hiệu phần tử nghỉ việc – Dấu ngoặc “()”: xảy ảnh hưởng đồng thời 2.2.5 Biểu diễn bảng chuyển trạng thái – Các cột ghi biến vào biến – Các hàng ghi trạng thái hệ Ví dụ 2.4 Trạng thái Tín hiệu vào a1 00 01 11 Tín hiệu a0 10 A+ A- 1 (sang phải) 2 (trên đường sang phải) 3 (sang trái) 4 (trên đường sang trái) 1 2.3 Tổng hợp mạch logic 2.3.1 Phương pháp ma trận trạng thái u cầu cơng nghệ Mã hóa tốn Lập bảng chuyển trạng thái Rút gọn bảng chuyển Chuyển trình cơng nghệ thành biến logic Tối thiểu hóa hàm logic Rút gọn bảng chuyển Thực mạch nhớ Mã hóa biến trung gian Xác định hàm logic cho biến trung gian biến • Ví dụ 2.5: m a0 a1 A+ A- • Xác định biến vào ra: • Graph chuyển trạng thái: 00 00 • a0a1 A+A10 10 (vào) (ra) 00 10 01 01 00 01 Lập bảng chuyển trạng thái MI Trạng thái Tín hiệu vào:a0a1 a1 a0 00 01 11 10 Tín hiệu A+ A- 1 (sang phải) 2 (trên đường sang phải) 1 (sang trái) (trên đường sang trái) 1 10