1. Trang chủ
  2. » Tất cả

Dap an ky thuat xung so iuh

7 3 0

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Nội dung

Câu Nội dung trả lời Điểm Câu 1 4 điểm a 22 < M=5 < 23  số FF cần thiết là 3 1đ b Bảng trạng thái của bộ đếm CKin Q2 Q1 Q0 CLR 0 0 0 0 1 1 0 0 1 1 2 0 1 0 1 3 0 1 1 1 4 1 0 0 1 5 10 0 10., giải đề thi cuối kì kỹ thuật xung iuh, mô tả chi tiết các bước và số điểm mỗi phần

Câu Câu a b Nội dung trả lời Điểm điểm 1đ 1đ Câu a 22 < M=5 < 23  số FF cần thiết là Bảng trạng thái của bộ đếm : CKin Q2 Q1 Q0 CLR 0 0 1 0 1 1 1 0 1/0 1/0 0/1 0 1 … … Giản đồ thời gian 1đ Sơ đồ mạch logic dùng IC 74LS74 (CK kích cạnh lên, CLR tích cực mức 1đ thấp) - Từ giản đồ thời gian  Q i = CKi+1 điểm Sơ đồ khối: 0.5đ b Bảng giá trị: c d 0.5đ C 0 0 D 0 1 L 1 Y 0 c d Câu a 0 1 1 1 1 1 Tìm hàm: Y = f(C,D,L) = (2,5,6,7)= m2 + m5 + m6 + m7 Sơ đồ mạch logic dùng IC 74LS151 Sơ đồ khối: 1đ 1đ điểm 0.5đ B, A : select inputs (A:LSB) E : enable input Y3, Y2, Y1, Y0 : data outputs b 0.5đ Bảng giá trị: E 0 0 B 0 1 x A 1 x Y3 1 1 Y2 1 1 Y1 1 1 Y0 1 1 c Hàm ra: 1đ d Y0 = M = E + B + A Y1 = M = E + B + A Y2 = M = E + B + A Y3 = M = E + B + A Sơ đồ mạch logic: 1đ Câu Câu a b Nội dung trả lời 22 < M=5 < 23  số FF cần thiết là Bảng trạng thái của bộ đếm : CKin Q2 Q1 Q0 0 0 0 1 0 1/0 1/0 0 … … Điểm điểm 1đ 1đ CLR 1 1 0/1 Câu a Giản đồ thời gian 1đ Sơ đồ mạch logic dùng IC 74LS74 (CK kích cạnh lên, CLR tích cực mức 1đ thấp) - Từ giản đồ thời gian  Q i = CKi+1 điểm Sơ đồ khối: 0.5đ b Bảng giá trị: c d c d Câu a 0.5đ C D L Y 0 0 0 0 1 1 0 1 1 1 1 1 Tìm hàm: Y = f(C,D,L) = (2,5,6,7)= m2 + m5 + m6 + m7 Sơ đồ mạch logic dùng IC 74LS151 Sơ đồ khối: 1đ 1đ điểm 0.5đ B, A : select inputs (A:LSB) E : enable input Y3, Y2, Y1, Y0 : data outputs b 0.5đ Bảng giá trị: E 0 0 B 0 1 x A 1 x Y3 1 1 Y2 1 1 Y1 1 1 Y0 1 1 c Hàm ra: 1đ d Y0 = M = E + B + A Y1 = M = E + B + A Y2 = M = E + B + A Y3 = M = E + B + A Sơ đồ mạch logic: 1đ Câu Câu a b Nội dung trả lời 22 < M=5 < 23  số FF cần thiết là Bảng trạng thái của bộ đếm : CKin Q2 Q1 0 0 Q0 Điểm điểm 1đ 1đ CLR 1 … 0 1/0 1 0 0 1/0 … 1 0/1 Câu a Giản đồ thời gian 1đ Sơ đồ mạch logic dùng IC 74LS74 (CK kích cạnh lên, CLR tích cực mức 1đ thấp) - Từ giản đồ thời gian  Q i = CKi+1 điểm Sơ đồ khối: 0.5đ b Bảng giá trị: c d c d Câu a 0.5đ C D L Y 0 0 0 0 1 1 0 1 1 1 1 1 Tìm hàm: Y = f(C,D,L) = (2,5,6,7)= m2 + m5 + m6 + m7 Sơ đồ mạch logic dùng IC 74LS151 Sơ đồ khối: 1đ 1đ điểm 0.5đ B, A : select inputs (A:LSB) E : enable input Y3, Y2, Y1, Y0 : data outputs b Bảng giá trị: 0.5đ E 0 0 B 0 1 x A 1 x Y3 1 1 Y2 1 1 Y1 1 1 Y0 1 1 c Hàm ra: 1đ d Y0 = M = E + B + A Y1 = M = E + B + A Y2 = M = E + B + A Y3 = M = E + B + A Sơ đồ mạch logic: 1đ ... 1đ CLR 1 1 0/1 Câu a Giản đồ thời gian 1đ Sơ đồ mạch logic dùng IC 74LS74 (CK kích cạnh lên, CLR tích cực mức 1đ thấp) - Từ giản đồ thời gian  Q i = CKi+1 điểm Sơ đồ khối: 0.5đ... 0 1/0 … 1 0/1 Câu a Giản đồ thời gian 1đ Sơ đồ mạch logic dùng IC 74LS74 (CK kích cạnh lên, CLR tích cực mức 1đ thấp) - Từ giản đồ thời gian  Q i = CKi+1 điểm Sơ đồ khối: 0.5đ

Ngày đăng: 09/03/2023, 05:16

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w