1. Trang chủ
  2. » Kỹ Thuật - Công Nghệ

Trắc nghiệm kỹ thuật vi xử lý doc

12 784 16

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 12
Dung lượng 17,83 KB

Nội dung

Khi chip 8051 sử dụng bộ nhớ bên ngoài thì port nào đóng vai trò là bus địa chỉ byte thấp và bus dữ liệu đa hợp AD0... Trong không gian bộ nhớ dữ liệu bên trong của chip 8051, các dãy t

Trang 1

1 Chip vi điều khiển 8051 được sản xuất lần đầu tiên vào năm nào? Do nhà sản

xuất nào chế tạo? c 1980 - Hãng Intel

2 Mã lệnh từ bộ nhớ chương trình bên ngoài, sau khi được CPU đọc vào sẽ được

chứa tại bộ phận nào trong CPU b Thanh ghi IR

3.Bộ phận nào trong CPU dùng để lưu giữ địa chỉ của lệnh kế tiếp trong bộ nhớ

chương trình mà CPU cần thực hiện b Thanh ghi IR

4 Nhiệm vụ của CPU là: d Cả hai câu a và b đều đúng.

5 Mã BCD nén là: c Hai Số BCD dài 1 byte.

6 Mã bù 2 của 1 số nhị phân được tạo ra bằng cách: b Cộng thêm 1 vào mã bù 1

7 Mã bù 1 của 1 số nhị phân được tạo ra bằng cách: a Đảo trạng thái tất cả các bit của số nhị phân.

8 Giao tiếp song song là phương thức giao tiếp (so sánh với giao tiếp nối tiếp): c Truyền từ hai bit trở lên, tốc độ truyền nhanh, khoảng cách truyền gần

9 Giao tiếp nối tiếp là phương thức giao tiếp (so sánh với giao tiếp song song): b Truyền từng bit, tốc độ truyền chậm, khoảng cách truyền xa.

10 ROM là loại bộ nhớ bán dẫn có đặc tính: b Cho phép đọc dữ liệu từ ROM, không cho phép ghi dữ liệu vào ROM, không mất dữ liệu khi mất nguồn điện.

11 RAM là loại bộ nhớ bán dẫn có đặc tính: c Cho phép đọc dữ liệu từ RAM, cho phép ghi dữ liệu vào RAM, mất dữ liệu khi mất nguồn điện.

12 Loại bộ nhớ ROM cho phép ta ghi dữ liệu vào và xoá dữ liệu đi bằng tia cực

tím: c PROM

13 Loại bộ nhớ ROM cho phép ta ghi dữ liệu vào và xoá dữ liệu đi bằng tín hiệu

điện: d Flash ROM

14 Loại bộ nhớ bán dẫn có thể mất dữ liệu ngay khi vẫn còn nguồn điện cung cấp:

b DRAM

Trang 2

15 Loại bộ nhớ ROM cho phép ta có thể ghi dữ liệu vào và xoá dữ liệu: c EPROM

16 Quá trình làm tươi (Refresh) dữ liệu là quá trình cần thiết đối với loại bộ nhớ

bán dẫn: b DRAM

17 Bộ nhớ bán dẫn 8 bit có mã số 62512 cho biết dung lượng của bộ nhớ này: b

512 Kbit

18 Bộ nhớ bán dẫn 8 bit có mã số 62256 cho biết dung lượng của bộ nhớ này: c

256 Kbit

19 Bộ nhớ bán dẫn 8 bit có mã số 62128 cho biết dung lượng của bộ nhớ này: c

128 Kbit

20 Bộ nhớ bán dẫn 8 bit có mã số 6264 cho biết dung lượng của bộ nhớ này: a

64 Kbit

21 Bộ nhớ bán dẫn 8 bit có mã số 6232 cho biết dung lượng của bộ nhớ này d 32 Kbit

22 Bộ nhớ bán dẫn 8 bit có mã số 6116 cho biết dung lượng của bộ nhớ này: c 16 Kbit

23 Bộ nhớ bán dẫn 8 bit có mã số 27512 cho biết dung lượng của bộ nhớ này: b

64 KB

24 Bộ nhớ bán dẫn 8 bit có mã số 27256 cho biết dung lượng của bộ nhớ này: c

32 KB

25 Bộ nhớ bán dẫn 8 bit có mã số 27128 cho biết dung lượng của bộ nhớ này: d

16 KB

26 Bộ nhớ bán dẫn 8 bit có mã số 2764 cho biết dung lượng của bộ nhớ này: c 8 KB

27 Bộ nhớ bán dẫn 8 bit có mã số 2732 cho biết dung lượng của bộ nhớ này: b 4 KB

Trang 3

28 Bộ nhớ bán dẫn 8 bit có mã số 2716 cho biết dung lượng của bộ nhớ này: a 2 KB

29 Bộ nhớ bán dẫn 8 bit có mã số 6116 cho biết số chân địa chỉ của bộ nhớ này:

c 11 chân

30 Bộ nhớ bán dẫn 8 bit có mã số 2732 cho biết số chân địa chỉ của bộ nhớ này:

d 12 chân

31 Bộ nhớ bán dẫn 8 bit có mã số 2764 cho biết số chân địa chỉ của bộ nhớ này:

a 13 chân

32 Bộ nhớ bán dẫn 8 bit có mã số 61128 cho biết số chân địa chỉ của bộ nhớ này:

b 14 chân

33 Bộ nhớ bán dẫn 8 bit có mã số 61256 cho biết số chân địa chỉ của bộ nhớ này:

c 15 chân

34 Bộ nhớ bán dẫn 8 bit có mã số 62512 cho biết số chân địa chỉ của bộ nhớ này:

d 16 chân

35 Bộ nhớ bán dẫn 8 bit có mã số 2716 cho biết số chân dữ liệu của bộ nhớ này:

a 8 chân

36 Bộ nhớ bán dẫn 8 bit có mã số 2732 cho biết số chân dữ liệu của bộ nhớ này:

b 12 chân

37 Bộ nhớ bán dẫn 8 bit có mã số 61128 cho biết số chân dữ liệu của bộ nhớ này:

b 14 chân

38 Bộ nhớ bán dẫn 8 bit có mã số 62512 cho biết số chân dữ liệu của bộ nhớ này:

a 14 chân b 10 chân c 8 chân d 12 chân

39 Trong hệ thống bus của máy tính, loại bus nào là bus 2 chiều: a Bus dữ liệu

40 Trong hệ thống bus của máy tính, bus địa chỉ có chiều di chuyển thông tin địa

chỉ đi từ: a Từ CPU đến bộ nhớ và thiết bị ngoại vi.

Trang 4

41 Trong hệ thống bus của máy tính, bus dữ liệu có chiều di chuyển thông tin dữ liệu đi từ:

c Cả hai câu a và b đều đúng.

42 Một bộ vi xử lý có 20 đường dây địa chỉ Cho biết số lượng vị trí nhớ mà bộ vi

xử lý đó có khả năng truy xuất: b 1024 K

43 Số lượng bộ đếm/bộ định thời (Timer) có trong chip vi điều khiển 8051 là: b 2

44 Dung lượng bộ nhớ dữ liệu có trong chip 8051 là: d 4 KB

45 Dung lượng bộ nhớ chương trình có trong chip 8051 là: a 128 byte

46 Chip vi điều khiển 8051 có bao nhiêu port xuất nhập dữ liệu: d 4

47 Dung lượng bộ nhớ chương trình ngoài và bộ nhớ dữ liệu ngoài tối đa mà chip

8051 có khả năng truy xuất là: b 64 KB

48 Trong chip vi điều khiển 8051, các port xuất nhập có hai công dụng là: c P0, P2, P3

49 Trong chip vi điều khiển 8051, port ch? có chức năng xuất nhập cơ bản là: b P1

50 Khi các port xuất nhập của 8051 đóng vai trò là port xuất nhập dữ liệu thì port

nào cần phải có điện trở kéo lên bên ngoài: a P0

51 Khi chip 8051 sử dụng bộ nhớ bên ngoài thì port nào đóng vai trò là bus địa

chỉ byte thấp và bus dữ liệu đa hợp ( AD0 AD7 ): a P0

52 Khi chip 8051 sử dụng bộ nhớ bên ngoài thì port nào đóng vai trò là bus địa

chỉ byte cao:c P2

53 Khi chip 8051 sử dụng bộ nhớ bên ngoài hay các chức năng đặc biệt thì port

nào đóng vai trò là các tín hiệu điều khiển: d P3

54 PSEN là tín hiệu điều khiển: a Cho phép truy xuất (đọc) bộ nhớ chương trình bên ngoài.

Trang 5

55 EA là tín hiệu điều khiển: b Cho phép truy xuất (sử dụng) bộ nhớ chương trình bên ngoài.

56 ALE là tín hiệu điều khiển: c Cho phép chốt địa chỉ để thực hiện việc giải đa hợp.

57 RST là tín hiệu điều khiển: d Cho phép thiết lập lại chế độ hoạt động cuả chip 8051.

58 WR là tín hiệu điều khiển: b Cho phép ghi thông tin vào bộ nhớ dữ liệu ngoài.

59 RD là tín hiệu điều khiển: a Cho phép đọc thông tin từ bộ nhớ dữ liệu ngoài.

60 Tần số phổ dụng của thạch anh sử dụng cho hầu hết các chip vi điều khiển họ

MCS-51 là: c 12 MHZ

61 Chân PSEN của chip 8051 thường đựơc nối với chân nào của bộ nhớ chương

trình bên ngoài: d.OE\

62 Nếu tần số xung clock của mạch dao động trong chip là 12 MHZ thì tần số của

tín hiệu tại chân ALE là bao nhiêu: c 2 MHZ

63 Khi dùng mạch dao động TTL bên ngoài tạo tín hiệu xung clock cho chip 8051

thì tín hiệu xung clock phải được đưa vào chân: c XTAL1

64 Các dãy thanh ghi (bank) của chip 8051 nằm trong: c Bộ nhớ dữ liệu bên trong.

65 Không gian bộ nhớ chương trình bên trong của chip 8051 có dung lượng tối đa

là: c 4 KB

66 Không gian bộ nhớ dữ liệu bên trong của chip 8051 có dung lượng tối đa là: a

128 byte

67 Trong không gian bộ nhớ dữ liệu bên trong của chip 8051, các dãy thanh ghi

có địa chỉ: a 00H - 1FH

Trang 6

68 Trong không gian bộ nhớ dữ liệu bên trong của chip 8051, vùng RAM định địa

chỉ bit có địa chỉ: b 20H - 2FH69 Trong không gian bộ nhớ dữ liệu bên trong của chip 8051, vùng RAM

đa chức năng có địa chỉ: c 30H -7FH

70 Trong không gian bộ nhớ dữ liệu bên trong của chip 8051, các thanh ghi chức

năng đặc biệt (SFR) có địa chỉ: d 80H - FFH

71 Khi thực hiện phép nhân 2 số 8 bit với nhau thì byte cao của kết quả sẽ được

chứa trong thanh ghi nào? b Thanh ghi B

72 Khi thực hiện phép nhân 2 số 8 bit với nhau thì byte thấp của kết quả sẽ được

chứa trong thanh ghi nào? a Thanh ghi A

73 Khi thực hiện phép chia 2 số 8 bit với nhau thì thương số của phép chia sẽ

được chứa trong thanh ghi nào? c Thanh ghi A

74 Khi thực hiện phép chia 2 số 8 bit với nhau thì số dư của phép chia sẽ được chứa trong

thanh ghi nào? d Thanh ghi B

75 Khi CPU thực hiện phép tính số học có nhớ thì chip 8051 đặt cờ nào lên mức

1 ? a Cờ nhớ CY

76 Để báo 4 bit thấp của kết quả tính toán thuộc khoảng OH - 9H hay thuộc

khoảng AH – FH thì chip 8051 sử dụng cờ nào? b Cờ nhớ phụ AC

77 Để báo kết quả tính toán chứa trong thanh ghi A bằng 0 hay khác 0 thì chip

8051 sử dụng cờ nào? c Cờ F0

78 Để báo kết quả tính toán của phép toán số học (phép toán có dấu) có nằm

trong khoảng từ -127 đến +128 hay không thì chip 8051 sử dụng cờ nào? d Cờ tràn OV

79 Để báo số chữ số 1 trong thanh ghi A là số chẳn hay lẻ thì chip 8051 sử dụng

cờ nào? c Cờ P

Trang 7

80 Để chọn dãy thanh ghi tích cực là dãy 2 thì các bit RS0, RS1 phải có giá trị là bao nhiêu?

b RS0 = 0, RS1 = 1

81 Để chọn dãy thanh ghi tích cực là dãy 1 thì các bit RS0, RS1 phải có giá trị là bao nhiêu?

c RS0 = 1, RS1 = 0

82 Để chọn dãy thanh ghi tích cực là dãy 3 thì các bit RS0, RS1 phải có giá trị là bao nhiêu?

d RS0 = 1, RS1 = 1

83 Để chọn dãy thanh ghi tích cực là dãy 0 thì các bit RS0, RS1 phải có giá trị là bao nhiêu?

a RS0 = 0, RS1 = 0

84 Đối với chip 8051 thì vùng nhớ được dùng làm ngăn xếp (stack) được lưu giữ

trong: c Bộ nhớ dữ liệu bên trong.

85 Vùng nhớ được dùng làm ngăn xếp (stack) có địa chỉ kết thúc là: a 7FH

86 Nếu không khởi động thanh ghi SP thì vùng nhớ của ngăn xếp (stack) có địa chỉ

bắt đầu là: b 08H

87 Nếu thanh ghi SP có giá trị là 5FH thì vùng nhớ của ngăn xếp (stack) có địa chỉ

bắt đầu: a 5EH

88 Nếu thanh ghi SP có giá trị là 21H thì vùng nhớ của ngăn xếp (stack) có địa chỉ

bắt đầu: a 20H

89 Nếu thanh ghi SP có giá trị là 59H thì vùng nhớ của ngăn xếp (stack) có địa chỉ

bắt đầu: b 58H

90 Nếu người lập trình không khởi động thanh ghi SP thì khi 8051 hoạt động nó

sẽ tự động nạp vào trong thanh ghi SP một giá trị là bao nhiêu? b 08H

Trang 8

91 Thanh ghi DPTR được dùng để chứa địa chỉ của ô nhớ cần truy xuất thuộc bộ

nhớ: d RAM ngoài

92 Thanh ghi DPTR là một thanh ghi: c 16 bit

93 Chip 8051 có bao nhiêu port xuất nhập dữ liệu dưới dạng song song: d 4

94 Chân nhận dữ liệu của port nối tiếp: b RXD

95 Khi bộ định thời trong chip 8051 đóng vai trò là bộ đếm sự kiện (Counter) thì

nó sẽ nhận xung nhịp từ chân nào ? d T0

96 Chân phát dữ liệu của port nối tiếp: a TXD

97 Để nhận biết có tín hiệu ngắt từ nguồn bên ngoài hay không thì chip 8051 sử

dụng chân nào? c INT0

98 Thanh ghi điều khiển chế độ hoạt động của bộ định thời trong chip 8051: c TMOD

99 Thanh ghi điều khiển trạng thái và quá trình hoạt động của bộ định thời trong

chip 8051: d TCON

100 Ở chế độ nguồn giãm (Power down) thì điện áp chân Vcc của chip 8051 là

bao nhiêu volt? a 2V

101 Ở chế độ nghĩ (Idle) thì điện áp chân Vcc của chip 8051 là bao nhiêu volt? d 5V

102 Nếu thạch anh dao động gắn bên ngoài chip 8051 có tần số là 12MHz thì một

chu kỳ máy dài: d 1 µs

103 Lệnh nhảy nào trong số các lệnh sau đây có tầm nhảy đến phải ở trong cùng

khối 2KB của bộ nhớ chương trình: b AJMP

104 Lệnh nhảy nào trong số các lệnh sau đây có tầm nhảy đến là bất cứ nơi nào

trong không gian bộ nhớ chương trình 64KB c LJMP

Trang 9

105 Lệnh nhảy nào trong số các lệnh sau đây có tầm nhảy đến là 128 byte trước

lệnh và 127 byte sau lệnh: a SJMP

106 Lệnh nào trong số các lệnh sau đây là lệnh sai: d DEC DPTR

107 Lệnh nhảy đến địa chỉ rel nếu nội dung thanh chứa (thanh ghi A) khác 0: a JNZ rel

108 Lệnh nhảy đến địa chỉ rel nếu nội dung cờ 0 (cờ zero) bằng 0: b JZ rel

109 Lệnh nhảy đến địa chỉ rel nếu nội dung cờ 0 (cờ zero) bằng 1: a JNZ rel

110 Lệnh nhảy đến địa chỉ rel nếu nội dung thanh chứa (thanh ghi A) bằng 0: b JZ rel

111 Lệnh nhảy đến địa chỉ rel nếu nội dung cờ nhớ bằng 0: c JNC rel

112 Lệnh nhảy đến địa chỉ rel nếu nội dung cờ nhớ khác 0: d JC rel

113 Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ trực tiếp cho

toán hạng nguồn: c MOV R0, 00H

114 Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ gián tiếp cho toán hạng

nguồn: d MOV 00H, @R0

115 Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ thanh ghi cho

toán hạng nguồn: b MOV 00H, R0

116 Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ tức thời cho toán hạng

nguồn: a MOV R0, #00H

117 Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ tương đối: a SJMP rel

118 Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ tuyệt đối: b ACALL rel

Trang 10

119 Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ dài: c LCALL rel

120 Lệnh nào trong số các lệnh sau đây sử dụng kiểu định địa chỉ chỉ số:

d MOV A,@A+DPTR

121 Lệnh nào trong số các lệnh sau đây là lệnh sai: d MOV A, #FF0H

122 Lệnh nào trong số các lệnh sau đây là lệnh sai: c MOV #255, A

123 Lệnh nào trong số các lệnh sau đây là lệnh sai: d MOV A, SBUF

124 Lệnh nào trong số các lệnh sau đây là lệnh sai: b POP DPL

125 Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh số học của chip 8051: a INC

126 Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh logic của chip 8051: d CPL,SWAP

127 Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh di chuyển dữ liệu của

chip 8051: c.XCH

128 Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh xử lý bit của chip 8051:

d CPL

129 Lệnh nào trong số các lệnh sau đây thuộc nhóm lệnh rẽ nhánh của chip

8051:c CJNE

130 Lệnh nào trong số các lệnh sau đây là lệnh sai: c MOV #0B0H, A

131 Lệnh di chuyển nội dung của thanh ghi R0 vào thanh ghi A: b MOV A, R0

132 Lệnh so sánh nội dung của ô nhớ 3FH với nội dung của thanh ghi A và nhảy

đến địa chỉ rel nếu nội dung của chúng không bằng nhau: c CJNE A,3FH, rel

133 Lệnh so sánh nội dung của ô nhớ 00H với một hằng số có giá trị 00H và nhảy đến địa chỉ rel nếu nội dung của chúng không bằng nhau (ởø chế độ mặc định):

a CJNE R0, #00H, rel

Trang 11

134 Lệnh giãm nội dung của thanh ghi R0 và nhảy đến địa chỉ rel nếu nội dung

của thanh ghi R0 khác 0 (ởø chế độ mặc định): b DJNZ R0, rel

135 Lệnh so sánh nội dung của thanh ghi R0 với một hằng số có giá trị 00H và nhảy đến địa chỉ rel nếu nội dung của chúng không bằng nhau (ởø chế độ mặc

định): a CJNE R0, #00H, rel

136 Lệnh cất dữ liệu vào vùng nhớ ngăn xếp (Stack): b PUSH

137 Lệnh lấy dữ liệu ra từ vùng nhớ ngăn xếp (Stack): a POP

138 Lệnh hoán chuyển nội dung của hai nibble (hai nửa 4 bit) của thanh ghi A:

d SWAP

139 Lệnh di chuyển giá trị 7FH vào ô nhớ có địa chỉ 7FH: c MOV 7FH, #7FH

140 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (52H

+ 12H) a.CY = 0, AC = 0

141 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (89H

+ 57H) b.CY = 0, AC = 1

142 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (C3H

+ AAH) c.CY = 1, AC = 0

143 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (C5H

+ B6H) c.CY = 1, AC = 0

144 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (00H

- 01H) d.CY = 1, AC = 1

145 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (83H

+ 49H) a.AC = 0, OV = 0

146 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (B4H

+ 8BH) b.AC = 0, OV = 1

Trang 12

147 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (A7H

+ 2FH) c.AC = 1, OV = 0

148 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (25H

+ 7DH) d.AC = 1, OV = 1

149 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (78H

+ 87H) a.AC = 0, P = 0

150 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (AAH + BDH)

d AC = 1, P = 1

151 Cho biết trạng thái các cờ sau khi chip 8051 thực hiện phép toán số học (FFH

+ 01H) c.AC = 1, P = 0

Ngày đăng: 24/03/2014, 01:20

TỪ KHÓA LIÊN QUAN

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w