1. Trang chủ
  2. » Cao đẳng - Đại học

đáp án đề thi lí thuyết tốt nghiệp khóa 3 - điện tử dân dụng - mã đề thi đtdd - lt (41)

4 90 0

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Nội dung

CỘNG HOÀ XÃ HỘI CHỦ NGHĨA VIỆT NAM Độc lập-Tự do-Hạnh phúc ĐÁP ÁN ĐỀ THI TỐT NGHIỆP CAO ĐẲNG NGHỀ KHOÁ 3 (2009-2012) NGHỀ: ĐIỆN TỬ DÂN DỤNG MÔN THI: LÝ THUYẾT CHUYÊN MÔN NGHỀ Mã đề thi: ĐA ĐTDD - LT41 Câu Nội dung Điểm I. Phần bắt buộc 1 Để xác định điểm làm việc tĩnh Q thì ta phải xác định được điện áp V CE và dòng điện I C . Điểm làm việc tĩnh có tọa độ là Q( V CE ; I C ). Phương trình điện áp cho vòng BE: V CC - I B R B - V BE - I E .R E = 0 Theo quan hệ dòng điện trong BJT: I C = β I B và I E = I C + I B = ( β +1)I B Tính toán gần đúng nên ta chọn:I C ≈ I E Như vậy ta có: V CC - I B ( R B + β R E ) - V BE = 0 Suy ra:I B = mA RR VV EB BECC 02,0 1.80470 7,012 = + − = + − β Vậy ta có:I C = β I B = 80. 0,02 = 1,6mA Phương trình điện áp cho vòng CE: V CC - I C R C - V CE - I E R E = 0 Suy ra: V CE = V CC - I C ( R C + R E ) do chọn I C ≈ I E V CE = 12 – 1,6( 2,2 + 1 ) = 6,88V Vậy điểm làm việc tĩnh Q có tọa độ: Q (6,88V; 1,6 mA). 0,25 đ 0,25 đ 0,25 đ 0,5 đ 0,25 đ 0,25 đ 0,25 đ 2 Vẽ sơ đồ khối giải MPEG video – giải thích thuật ngữ của từng khối. a/ Sơ đồ khối: (1,5đ) b/ Giải thích các thuật ngữ: (1,5đ) (1). Host Inter face : giao tiếp với bộ vi sử lý chủ. (2). Data FIFO : data first in first out. (Dữ liệu vào trước ra sau) (3). Dram controllor : điều khiển Dram. (4). Internal procesor : xử lý nội bộ. (5). Inpeg decoding engine : khối giải nén. (6). Video dislay unit : bộ phận hiển thị. (7). Color space converter : chuyển đổi khoảng cách màu ( chuyển đổi hệ màu ở ngõ ra). Tín hiệu từ khối DSP cấp cho khối giao tiếp chủ theo ba đường, sau đó cấp cho khối điều khiển DRAM (ram động), tại khối này có nhiều đường dữ liệu, địa chỉ, điều khiển liên lạc với bộ nhớ DRAM ở bên ngồi. Cuối cùng khối hiển thị là khối giao tiếp với mạch ADC của bộ phận hình ảnh. 1 đ 1 đ DATA FIFO INTERFACE PROCESSOR MPEG DECODER ENGINE HOST INTERFACE DRAM CONTROLER VIDEO DISPLAY UNIIT COLOR SPACE CONVERTER DATA LRCK BCK Data Addr Control DRAM BUS DATA CONTROL PIXEL Bus 3 Trình bày sơ đồ khối mạch giải tín hiệu màu hệ PAL . * Sơ đồ khối phần giải màu hệ PAL. * Giải thích sơ đồ khối giải màu PAL. Sau tách sóng hình là có được tín hiệu (Y + C) của PAL. Để tách Y và C, người ta dùng hai bộ lọc : + Dùng bộ lọc hạ thông (LBF ) từ 0-3.9Mhz để lấy ra tín hiệu hình đen trắng Y. sau đó cho qua bộ dây trễ 0.79µs và mạch khuyếch đại đen trắng. + Dùng bộ lọc băng thông ( BPF ) để lấy ra cá tín hiệu màu từ 3.93 -4.93Mhz. Dải tín hiệu này được đưa vào mạch bổ chính pha củaPAL. Tại ngõ ra ta có được hai tín hiệu : toàn mang sóng mang xanh hoặc toàn mang sóng mang đỏ( tín hiệu lưới ). Riêng tín hiệu đỏ có góc luân phiên thay đổi + 90 0 . + Sau đó tín hiệu được cho qua mạch tách sóng đồng bộ để lkấy ra D B và D R . riêng đối với màu đỏ ở đây có mạch đổi pha +90 0 . từng hàng một. + Kế tiếp hoàn lại (B –Y) và (R –Y) từ D B vàD R bởi các mạch khuyếch đại chia 1/K B , 1/K R . + Hai t/h (B-Y), (R-Y) vào mạch Matrix (G-Y) để tái tạo lại(G-Y). sau đó ba tín hiệu (R-Y),(B-Y) và (B-Y) được đưa vào mạch cộng tín hiệu với 1.5 đ 1.5 đ LBF Y 0 ÷ 3.9 DELA Y 0.79µs LUMA K/Đ đen trắng BPF 3.93 ÷ 4.93 Mạch bổ chính pha PAL Tách sóng đồng bộ Tách sóng đồng bộ MATRIX (G - Y) 4.43MHZ +90 o - 90 o f H XTAL 4.43MHZ 1/K R 1/K B (G - Y) (R - Y) (B - Y)Đ R Đ R 2[ 4.43(0 o ) + D R ] 2[ 4.43(+ 90 o ) + D R ] (Y + C) PAL Y Y Y t/h Y để lấy ra ba tia R-G-Y đưa lên CRT tái tạo hình màu Cộng (I) 7 đ II. Phần tự chọn, do trường biên soạn ………, ngày ………. tháng ……. năm ……… DUYỆT HỘI ĐỒNG THI TN TIỂU BAN RA ĐỀ THI . do-Hạnh phúc ĐÁP ÁN ĐỀ THI TỐT NGHIỆP CAO ĐẲNG NGHỀ KHOÁ 3 (2009-2012) NGHỀ: ĐIỆN TỬ DÂN DỤNG MÔN THI: LÝ THUYẾT CHUYÊN MÔN NGHỀ Mã đề thi: ĐA ĐTDD - LT4 1 Câu. Phần tự chọn, do trường biên soạn ………, ngày ………. tháng ……. năm ……… DUYỆT HỘI ĐỒNG THI TN TIỂU BAN RA ĐỀ THI

Ngày đăng: 17/03/2014, 19:55

w