Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống
1
/ 84 trang
THÔNG TIN TÀI LIỆU
Thông tin cơ bản
Định dạng
Số trang
84
Dung lượng
2,43 MB
Nội dung
MỤC LỤC CH NG 1: BÁO CÁO TH C HÀNH LAB01 1.1 Bài t p lab01 1.1.1 Th c hành: 1.1.1.1 Môph "ng ch $c n %ng cá$c c &ng lu n lý$ 1.1.1.2 Môph "ng cá$c thiế+t b l u tr 1.1.2 Bài t p: 1.1.2.1 Môph "ng m ch t &h p 1.1.2.2 Môph "ng m ch tu 2n t 1.2 Bài t p b &sung lab01 1.2.1 Lý$thuyế+t: 1.2.1.1 Ch $c n %ng nguyên lý$ho t ng D-Flipflop, Thanh ghi 1.2.1.1 S khá$c gi -a m ch t &h p vàm ch tu 2n t 1.2.1.2 Khá$i ni m Clock( xung nh p) CPU vàcá$c tr ng thá$i c "a clock 1.2.2 Bài t p: 1.2.2.1 Môph "ng m ch b Fng ph 2n mề2n Logi-sim vàb "ng s th t c "a m ch 1.2.2.2 Thiế+t kế+thanh ghi v $i 16 bit d -li u CH NG 2: BÁO CÁO TH C HÀNH LAB02 2.1 Bài t p lab02 2.1.1 Th c hành 2.1.1.1 Môph "ng ALU 2.1.1.2 Môph "ng Register g 2m ghi bit 10 2.1.2 Th c hành 11 2.1.2.1 C "i tiế+n ALU phé$p toá$n 11 2.1.2.2 Thiế+t kế+vàmôph "ng l i Register v $i a ch "xu +t riêng v $i a ch "ghi 12 2.2 Bài t p b &sung lab02 13 2.2.1 Phân bi t Mux vàDemux Thiế+t kế+Mux 4-1 vàDemux 2-4 13 2.2.2 Thiế+t kế+b c ng hai s +8 bit 15 2.2.3 So sá$nh hai input bit tr ng h p “=” 16 2.2.4 So sá$nh hai input bit tr ng h p “>”, “2) in N số+ fibonaci đầ2u tiê n 44 CHƯƠNG 5: BÁ O CÁ O THỰ C HÀ NH LAB05 46 5.1 Bà i tậ p lab05 46 5.1.1 Nhậ p mả"ng số+nguyê n N phầ2n tử"và xuấ+t theo yê u cầ2u 46 5.1.2 Chuyể&n lệ nh C: nhậ p mả"ng số+nguyê n N phầ2n tử" 49 5.2 Bà i tậ p bổ&sung lab05 50 5.2.1 Nhậ p mả"ng N phầ2n tử"và sắ\p xế+p mả"ng giả"m dầ2n 50 5.2.2 Nhậ p mả"ng N phầ2n tử"và xuấ+t mả"ng đả"o ngượ c mả"ng vừ a nhậ p.53 TÀI LIỆU THAM KHẢO 55 Hì nh 1.1 Hì nh 1.2 : Cổng OR : Cổng : Cổng AND Hì nh 1.3 Hì nh 1.4 : Cổng XOR : Cổng Hì nh 1.5 : Cổng NAND Hì nh 1.6 Hì nh 1.7 Hì nh 1.8 : Cổng NOR : D Lat ch :D : Thanh Hì nh 1.9 Hì nh 1.10 fli Hì nh 1.11 Hì nh 1.12: Mạ ch tuầ2n tự Thanh ghi Hì nh 1.13 Hì nh 1.14 Mạc h tổ ợp G : Mạch tổ hợp F Hì nh 1.15: Thanh ghi 16 bit dữ-liệ u Hì nh 2.1: Mạ ch ALU phé$p toá$n Hì nh 2.2: Register gồ2m ghi bit Hì nh 2.3: ALU phé$p toá$n Hì nh 2.4: Register vớ$i đị a chỉ"xuấ+t riê ng vớ$i đị a chỉ"ghi Hì nh 2.5 Mux -1 Hì nh 2.6 Demux 2-4 : Hì nh 2.7: Mạ ch cộ ng bit Hì nh 2.8: Mạ ch cộ ng hai số+8 bit Hì nh 2.9: Mạ ch so sá$nh hai input bit trườ ng hợ p “=” Hì nh 2.10: Mạ ch so sá$nh hai input bit trườ ng hợ p “>”, “”, “