Báo cáo Thực tập Điện tử số Tuần 1, Đại học Công nghệ Đại học Quốc gia Hà Nội Báo cáo Thực tập Điện tử số Tuần 1, Đại học Công nghệ Đại học Quốc gia Hà Nội Báo cáo Thực tập Điện tử số Tuần 5, Đại học Công nghệ Đại học Quốc gia Hà Nội Báo cáo Thực tập Điện tử số Tuần 1, Đại học Công nghệ Đại học Quốc gia Hà Nội
ĐẠI HỌC QUỐC GIA HÀ NỘI TRƯỜNG ĐẠI HỌC CÔNG NGHỆ ******** Báo cáo thực tập Điện tử số tuần Họ tên sinh viên: Nguyễn Trọng Mạnh Lớp tín chỉ: 2122I_ELT3102_25 Mã sinh viên: 19021484 Bộ chuyển mạch hợp kênh phân kênh (Multiplexer & Demultiplexer) Bộ hợp kênh bit (2:1) dùng cổng logic Hình D5-1a Bảng D5-1 LS7 A 1 0 1 LỐI VÀO - INPUT LS8 B 0 1 1 DS1 S 1 LỐI RA – OUTPUT Trạng thái Ký hiệu theo lối vào Y (A/B) B A B A B A Giải thích nguyên lý hoạt động: Chân S: Chân chọn kênh Nếu S = “0”, đầu kênh B Nếu S = “1”, đầu kênh A Chân A: Lối vào kênh A Chân B: Lối vào kênh B Khi chân S “0”, mạch cho tín hiệu kênh A qua, đầu tín hiệu cảu kênh A Khi chân S “1”, mạch cho tín hiệu kênh B qua, đầu tín hiệu kênh B 1.3 Bộ hợp kênh bit (2:1) dùng vi mạch chuyên dụng: Hình D5-1b Bảng D5-B2 LỐI VÀO - Input _ G S 1A 2A 3A 4A 0 x x x x x 1B 2B 3B 4B x x x x LỐI RA - Output Trạng thái Ký hiệu theo lối 1Y 2Y 3Y 4Y vào A/B 0 0 x 1 1 A 1 1 B Giải thích nguyên lý hoạt động: Các chân 1A, 2A, 3A, 4A: chân biểu diễn bit kênh A Các chân 1A, 2A, 3A, 4A: chân biểu diễn bit kênh B Chân G: Chân Enable IC 74LS157, mạch tắt, mạch bật hoạt động Chân S: Chân chọn kênh mạch Khi chân S 0, mạch cho tín hiệu kênh A qua, đầu 1A, 2A, 3A, 4A Khi chân S 1, mạch cho tín hiệu kênh B qua, đầu 1B, 2B, 3B, 4B 1.4 Bộ hợp kênh (8:1) dùng vi mạch chuyên dụng Hình D5-1c Bảng D5-B3 EN 0 0 0 0 A X 0 0 1 1 B X 0 1 0 1 C X 1 1 LS1 – D0 1 1 1 1 Y 0 0 0 Giải thích nguyên lý hoạt động Các chân từ D0 đến D7: kênh đầu vào Chân EN: Chân Enable mạch, chân 1, mạch không hoạt động, hoạt động chân Chân A,B,C: Chân chọn kênh cho IC, biểu diễn số nhị phân kênh, chân A,B,C biểu diễn bit ABC thể thứ tự kênh Chân Y: Chân hiển thị đầu chọn chân A,B,C Chân Chọn kênh 100, đầu kênh số Chọn kênh 111, đầu kênh 2: Đặt máy phát xung CLOCK GENERATOR thiết bị DTLAB-201 chế độ phát với tần số 10 KHz Sử dụng lối TTL máy phát xung cho thí nghiệm 1.4.3 Đặt thang đo lối vào dao động ký 2V/cm Đặt thời gian quét dao động ký 0.1ms/cm Chỉnh cho tia nằm khoảng phần phần dao động ký Sử dụng nút chỉnh vị trí để tia dịch theo chiều X Y vị trí dễ quan sát Nối kênh dao động ký với lối Y, kênh nối với lối vào D0 ÷ D7 Thực tương tự Chọn kênh 2bằng cách chọn kênh 010, ta có tín hiệu đầu ra: Nhận xét: Tín hiệu đầu giống với tín hiệu đầu vào, mạch hoạt động 2 Bộ chuyển mạch phân kênh 2.2 Bộ phân kênh bit (1:2) dùng cổng logic Hình D5-2a Bảng D5-B4 LỐI VÀO - INPUT LS8 DS1 Trạng thái A S Y1 1 1 Giải thích nguyên lý hoạt động LỐI RA – OUTPUT Ký hiệu Trạng thái Y1 Y2 A A Ký hiệu Y2 A A Chân A: Chân Data Chân S: Chân Switch Chân Y1 = S x A Chân Y2 = x A, đảo Y1 Khi chân S = 0, cổng AND bật, cổng AND tắt Khi đó, tín hiệu đầu Y2 giống với tín hiệu vào Tương tự vậy, S = 1, cổng AND thứ hai bật thứ tắt, data cổng Y1 2.3 Bộ phân kênh (2:4) dùng vi mạch chuyên dụng Hình D5-2b Bảng D5-5 B X 0 1 A X 1 1G 0 0 1C x 1 1 1Y0 1 1 1Y1 1 1 1Y2 1 1 1Y3 1 1 X X X B A 2G X X 0 0 1 0 1 X X X Giải thích nguyên lý hoạt động 1 1 2C x 0 0 2Y0 1 1 2Y1 1 1 2Y2 1 1 2Y3 1 1 IC 74LS155 kết hợp phân kênh 1:4 Chân A,B: Dùng để chọn kênh cho phân kênh 1:4 Chân 1E chân 2E hai chân cho phép phân kênh , mức tích cực thấp Chân 1C 2C hai đầu vào liệu Chân 4-7 9-12 đầu liệu mức tích cực thấp Ứng với phân kênh thứ nhất, kênh vào 1C = 1, 1E = đầu tương ứng với từ mã vào (BA) Ví dụ BA = (01) = đầu Y1 = (tắt) đầu Y0, Y2, Y3 = (bật) Ứng với phân kênh thứ hai, kênh vào 2C = 0, 2E = đầu tương ứng với từ mã vào (BA) Ví dụ BA = (01) = đầu Y1 = (tắt) đầu Y0, Y1, Y3 = (bật) 3 Bộ chuyển mạch tương tự 8-1 với điều khiển theo mã nhị phân Bảng D5-B6 LS3 A2 x 0 0 1 1 0 0 0 0 LS2 x 0 1 0 1 LS1 x 1 1 LS8 1 1 1 1 Y7 0 0 0 0 Y6 0 0 0 Y5 0 0 0 0 Y4 Y3 Y2 Y1 Y0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 Giải thích nguyên lý hoạt động Chân A0, A1, A2, A3: chân biểu diễn kênh đầu Chân E: Chân Enable bật/tắt Chân Z: Chân đảo, đảo tín hiệu đầu từ thành từ thành Ví dụ chọn kênh đầu kênh 1, chọn ABC 001 Bật chân đảo, đầu Bật chân E: mạch tắt, khơng có lối ... hợp kênh bit (2:1) dùng vi mạch chuyên dụng: Hình D 5- 1 b Bảng D5-B2 LỐI VÀO - Input _ G S 1A 2A 3A 4A 0 x x x x x 1B 2B 3B 4B x x x x LỐI RA - Output Trạng thái Ký hiệu theo lối 1Y 2Y 3Y 4Y vào... kênh (Multiplexer & Demultiplexer) Bộ hợp kênh bit (2:1) dùng cổng logic Hình D 5- 1 a Bảng D 5- 1 LS7 A 1 0 1 LỐI VÀO - INPUT LS8 B 0 1 1 DS1 S 1 LỐI RA – OUTPUT Trạng thái Ký hiệu theo lối vào Y... hoạt động 2 Bộ chuyển mạch phân kênh 2.2 Bộ phân kênh bit (1:2) dùng cổng logic Hình D 5- 2 a Bảng D5-B4 LỐI VÀO - INPUT LS8 DS1 Trạng thái A S Y1 1 1 Giải thích nguyên lý hoạt động LỐI RA