Giả sử khi được cung cấp điện áp VCC, ngõ ra Q của flip – flop là tích cực (H) cịn ngõ ra ở mức thấp (L). Do đĩ, transistor tắt, dịng điện từ VCC qua Ra và Rb đến tụ điện C. Tụ C nạp điện. Điện áp tại điểm X ban đầu là 0V. Vì điện áp VX < V1 (của COMP1) nên chân S của Flip – flop trở thành tích cực (H) → ngõ ra Q cũng tích cực (H)→ ở mức thấp (L). Mặt khác, vì VX < V2 (COMP2), đầu ra COMP2 mức thấp (L), flip – flop hoạt động ổn định ở chế độ này.
Khi điện áp tại điểm X lớn hơn điện áp V1 (VX > 1/3 VCC) của COMP1, thì đầu ra của COMP1 là mức thấp (L). tuy nhiên, sự thay đổi này khơng làm thay đổi trạng thái hoạt động hiện tại của flip – flop. Khi VX > V2
khơng cịn qua tụ C nữa, và tụ bắt đầu xả qua Rb và transistor. Điện áp VX giảm dần, đến khi VX < V2, đầu ra của COMP2 chuyển sang mức thấp, sự thay đổi này khơng làm thay đổi trạng thái của flip – flop.
Điện áp VX giảm khi tụ xả, khi VX ≤ V1,đầu ra của COMP1 trở thành tích cực (H) → chân S của flip – flop cũng tích cực. Ngõ ra Q của FF là mức cao, ngược lại là mức thấp. Do đĩ, transistor tắt, tụ ngừng xả, dịng điện chạy qua tụ, tụ lại nạp, điện áp VX tăng dần.Quá trình được lặp lại như lúc đầu.
Khi tụ điện nạp, nĩ nạp qua 2 điện trở Ra và Rb, cịn khi xả, tụ chỉ xả qua Rb. Như vậy thời gian nạp và thời gian xả là khác nhau, tín hiệu dao động khơng đều. Để làm giảm sự khác nhau đĩ, thơng thường ta chọn Rb >> Ra (Ra ≠ 0).
Mạch điện tử vui – KTCN 11 ST : Huỳnh Quốc Lâm