- Nest AMN51 cho Card thụng tin
5. Tớnh chất dự phũng và độ tin cậy của cỏc trạm FCS 1 Tớnh dự phũng và độ tin cậy của trạm LFCS
5.1 Tớnh dự phũng và độ tin cậy của trạm LFCS
Với cỏc LFCS, tất cả cỏc thiết bị đều cú thể hoạt động ở chế độ dự phũng kộp.Việc chuyển đổi giữa hai trạng thỏi : hoạt động và dừng của 2 card CPU khụng cần bất cứ sự giỏn đoạn nào trong điều khiển.
CPU
∗ Cú 2 CPU trong mỗi card CPU. Mỗi CPU thực hiện cựng một qỳa trỡnh tớnh toỏn và kết quả sẽ được so sỏnh với nhau qua bộ so sỏnh. Nếu kết quả tớnh toỏn giống nhau thỡ bản mạch sẽ hoạt động bỡnh thường, kết quả tớnh toỏn được gửi tới bộ nhớ và card giao diện bus. Bộ nhớ chớnh sử dụng mó đỳng sai ECC để thay đổi nhanh chúng cỏc bit bị sai trong quỏ trỡnh truyền dữ liệu.
∗ Nếu kết quả tớnh toỏn khụng giống nhau, bộ so sẽ coi nh card CPU này bị bất thường và chuyển sang card CPU dự phũng.
∗ Bộ định thời Watch Dog được sử dụng khi phỏt hiện thấy bất thường trong card CPU hiện hành thỡ sẽ chuyển trạng thỏi cho 2 card CPU.
∗ Bộ dự phũng sẽ thực hiện cựng một quỏ trỡnh tớnh toỏn tương tự như trong bộ hiện hành, và khi được chuyển sang trạng thỏi làm việc thỡ kết quả tớnh sẽ được truyền tới bộ nhớ và card giao diện bus mà khụng cú sự giỏn đoạn trong điều khiển.
∗ Nếu một lỗi trong CPU bất thường được phỏt hiện thỡ bộ tự chuẩn đoỏn sẽ được tiến hành kiểm tra phần cứng CPU. Nếu khụng cú lỗi phần cứng thỡ lỗi này sẽ được coi là lỗi tức thời và card CPU sẽ được chuyển từ trạng thỏi bất thường sang dự phũng.
∗ Vnet và giao diện Vnet phải hoạt động ở chế độ dự phũng kộp.
Cỏc bus Remote IO.
Cỏc card giao diện bus RIO dự phũng (RB301) cú thể đặt trong FCU và được sử dụng liờn tục. Nếu một sự bất thường được phỏt hiện trờn một đường bus thỡ đường thứ hai sẽ được sử dụng. Bus bất thường sẽ được kiểm tra định kỳ để xem xột khả năng đưa nú về trạng thỏi bỡnh thường.
Cỏc nỳt mạng.
Trong cỏc nỳt, card giao tiếp nỳt NIC và nguồn cung cấp nỳt NPS, bus module I/O từ NIU tới từng module I/O cũng cú thể làm việc ở chế độ dự phũng.
sang dừng mà khụng gặp sự giỏn đoạn trong điều khiển. Cần chỳ ý trong SFCS, mỗi card CPU chỉ cú một CPU và khụng cú bộ so sỏnh.
∗ Cỏc card CPU thực hiện tớnh toỏn đồng bộ và mó đỳng sai của bộ nhớ chớnh được dựng để sửa cỏc bit sai.
∗ Khi truy cập vào bộ nhớ CPU khụng cú hiệu lực thỡ cỏc dữ liệu này sẽ khụng được sử dụng và CPU tương ứng sẽ dừng hoạt động. Nếu cỏc lỗi xảy ra trong CPU hiện hành thỡ sẽ chuyển nhanh sang trạng thỏi dừng bằng bộ định thời Watch Dog.
∗ Mỗi CPU thực hiện vào/ra qua card giao diện vào/ra quỏ trỡnh (Process I/O bus). Cả hai bộ CPU đều kiểm tra khả năng bỡnh thường của bus PIO. Nếu bất thường được phỏt hiện thỡ bộ bus PIO dự phũng sẽ được đưa vào sử dụng.
6. Lỗi CPU
Nếu CPU bị lỗi thỡ việc truy cập vào cỏc module I/O hoặc cỏc xung của bộ định thời Watch Dog khụng đỳng nhịp thỡ sau đú 4 giõy, xung đầu ra của module I/O sẽ bị đảo và giỏ trị hiện tại sẽ được giữ nguyờn hoặc được thay đổi bằng giỏ trị đặt.