[ơ
Trường đại học Nông nghiệp Hà Nội Ờ Luận văn thạc sĩ khoa học kỹ thuật ẦẦẦẦẦẦẦẦẦẦ.. 59
Bảng 7: Mô tả các chức năng từng chân của Vi xử lý PIC18F4550
Chân Hướng Mô tả chức năng và các ựặc tắnh
AN0-AN12 I 13 kênh Input, Analog, AN6 và An7 còn dùng cho lập trình dữ liệu và xung clock vàọ
Avđ Nguồn dương cho môựun tương tự Avss Nguồn Ground cho môựun tương tự
CLKI I Lối vào của xung Clock ngoài, luôn kết hợp với chân OSC1 CLKO O Lối vào của bộ dao ựộng tinh thể, nối với tinh thể hoặc bộ cộng
hưởng trong chế ựộ dao ựộng thạch anh. Gings như CKLO trong chế ựộ RC hoặc EC. Luôn kết hợp với chân chức năng OSC2 CN0-CN7 I Khai báo thay ựổi ở lối vào
CN17-CN18
COFS I/O Cổng giao tiếp chuyển ựổi dữ liệu ựồng bộ khung CSCK I/O Cổng giao tiếp chuyển ựổi dữ liệu Clock vào ra nối tiếp CSDI I Lối vào dữ liệu nối tiếp
CSDO O Lối ra dữ liệu nối tiếp C1RX I Cổng nhận bus CAN1 C1TX O Cổng phát bus CAN1
EMUD I/O Cổng vào ra dự liệu kênh truyền thông sơ cấp của ICD EMUC I/O Vào ra xung nhịp kênh sơ cấp
EMUD1 I/O Vào ra dữ liệu kênh thứ cấp
EMUC1 I/O ẦẦ.
EMUD2 EMUC2 EMUD3 EMUC3 IC1, IC2, IC7, IC8
I Các cổng vào của môựun Capture INTO, INT1,
INT2
[ơ
Trường đại học Nông nghiệp Hà Nội Ờ Luận văn thạc sĩ khoa học kỹ thuật ẦẦẦẦẦẦẦẦẦẦ.. 60
LVDIN I Cổng vào phát hiện sụt thể
MCLR I Power, chân Reset, mức tắch cực thấp
OSC1 I Lối vào bộ giao ựộng tinh thể. Bộ ựệm Trigger Schmitt ựược sử dụng khi cấu hình trong chế ựộ RC
OSC2 O Lối ra bộ dao ựộng tinh thể PGD I/O Vào ra dữ liệu của ICSP PGC I Lối vào Clock của ICSP
RA11 I/O Port A
RBO-RA12 I/O Port B RC13-RC15 I/O Port C RDO-RD3,
RD8, RD9
I/O Port D RFO-RF5 I/O Port F
SCK1 I/O Vào ra Clock ựồng bộ của khối SPT1 SDT1 I Lối vào dữ liệu của khối SPT1 SDO1 O Lối ra dữ liệu của SPT1
SS1 I Slaver ựồng bộ
SCL I/O Vào ra Clock nối tiếp của I2C
SDA I/O Vào ra Data nối tiếp ựồng bộ của I2C
SOSCO O Lối ra bộ dao ựộng tinh thể công suất thấp 32khz SOSCI I Lối vào bộ dao ựộng 32Khz
T1CK I Lối vào xung Clock ngoài cảu Timer1 T2CK I Lối vào xung Clock ngoài cảu Timer2 U1RX I Cổng nhận khối UART1
U1TX O Cổng phát khối UART1
U1ARX I Cổng nhận mở rộng khối UART1 U1ATX O Cổng phát mở rộng khối UART1
VĐ Chân nguồn Vđ
[ơ
Trường đại học Nông nghiệp Hà Nội Ờ Luận văn thạc sĩ khoa học kỹ thuật ẦẦẦẦẦẦẦẦẦẦ.. 61
Vref+ I Lối vào Vref+ (cao) thế analog chuẩn Vref- I Lối vào Vref- (thấp) thế chuẩn
Vi xử lý PIC18F4550 với 32Kbyte bộ nhớ chương trình, 2Kbyte RAM. Với các khối chức năng USB giúp thuận tiện kết nối với máy tắnh, Các bộ ADC tắch hợp giúp thiết kế mạch ựo cho cảm biến và phản hồi ựiện áp ựơn giản và thuận tiện.
Hình 3.22: Mạch nguyên khối vi xử lý