Thiết kế hệ thống:

Một phần của tài liệu Nghiên cứu thiết kế mạng nơron truyền thẳng nhiều lớp bằng các phần tử điện tử thông thường (Trang 80 - 81)

Hầu hết các phần cứng cho một ANN với on-chip lan truyền ngƣợc thì bao gồm trên bộ chip lan truyền ngƣợc. Đối với một hệ thống hoàn chỉnh, thêm vào một vài ứng dụng cần thiết. Đó là:

 Một bộ nhớ lƣu trữ trọng số kỹ thuật số.

 Hầu hết các trình tự nhân rộng phần cứng O(1), ví dụ các chuyển đổi D/A và A/D để truy cập bộ nhớ lƣu trữ, và một số phần cứng cập nhật trọng số. Cũng bao gồm:

 Một máy tự động hữu hạn để kiểm soát hệ thống (làm mới trọng số, các đầu vào ứng dụng, chƣơng trình điều khiển luật học..)

 Môi trƣờng trong đó để đặt các ANN

Trong phần này, chúng tôi sẽ miêu tả một hệ thống hoàn chỉnh nhƣ vậy:

kỹ thuật số và chúng tôi sử dụng máy tính nhƣ là máy tự động hạn chế cơ bản (hoặc thiết bị chế độ hạn chế, FSM). Giải pháp này không cho phép chúng ta kiểm tra tốc độ của hệ thống: Bus PC AT (ISA) – và cần thiết chuyển đổi A/D và D/A – thì điểm mấu chốt của hệ thống về tốc độ. Không có hiệu suất tốc độ chế độ gọi lại hoặc chế độ học có thể đƣợc kiểm trạ Tuy nhiên, không có lý do mà hệ thống không nên chạy ở tốc độ đƣợc chỉ định bởi các đo đạc trên các chip riêng lẻ. Mặt khác, mức hiệu suất của hệ thống mạch điện có thể đƣợc kiểm tra bằng cách sử dụng một lập trình mức độ cao; do đó chúng tôi sử dụng môi trƣờng máy tính “nhân tạo”. Cho ứng dụng thực tế, các mối trƣờng sẽ là trong khu vực mạch điện tƣơng tự và máy tự động giới hạn – điều đó thì khá đơn giản – sẽ là một ASIC kỹ thuật số, có thể bao gồm chuyển đôi A/D và D/Ạ

Chip khớp thần kinh lan truyền ngược thu nhỏ: trong chế độ lan truyền ngƣợc hệ thống nhận ra một perceptron hai tầng 28-12-4. Nhƣ kiến trúc này sẽ yêu cầu 20 chip khớp thần kinh 8x4, nó là cần thiết để có một chip khớp thần kinh lan truyền ngƣợc thu nhỏ (16x16) đƣợc chế tạọ Thật không may, Trên MPC cụ thể đó chạy các thông số chế tạo bên ngoài phạm vi quy định, các kênh n chế tạo thông số độ dẫn điện, thấp nhƣ KN = 33A/V2 (so sánh với giá trị danh nghĩa của KN = 57A/V2). Có lẽ, điện áp ngƣỡng có giá trị lớn điều đó giải thích giảm phạm vi hoạt động của các thành phần kiểm tra trong việc chạy MPC trƣớc đâỵ Những tác động trên chip chủ yếu làm giảm phạm vi đầu vào và các bù sai lệch hệ thống lớn. Sử dụng một điện áp tham chiếu đƣợc nâng lên và mạch điện bồi thƣờng bù dòng điện bên ngoài, chúng tôi hy vọng rằng chúng tôi có thể làm cho hệ thống làm việc mặc dù các chip chất lƣợng kém.

Một phần của tài liệu Nghiên cứu thiết kế mạng nơron truyền thẳng nhiều lớp bằng các phần tử điện tử thông thường (Trang 80 - 81)

Tải bản đầy đủ (PDF)

(92 trang)