Thiêt kê KIT Z80 cháy đc lp.

Một phần của tài liệu luận văn tốt ngiệp thiết kế thi công và viết chương trình điều khiển mạch thực hành cho z80 cpu giao tiếp với máy tính qua ngõ máy in (Trang 49 - 50)

b. Mođ tạ leơnh Z80:

2.3.1 Thiêt kê KIT Z80 cháy đc lp.

Bước 1:

Chĩn RAM cĩ dung lượng 32 Kb (62256) làm b nhớ chính. Chĩn ROM cĩ dung lượng 32 Kb (27256) làm b nhớ chương trình.

Như vy các đường địa chư cụa b nhớ chính sẽ goăm A0 - A14. Các đường địa chư này sẽ được nơi trực tiêp đên các đường địa chư tương ứng cụa Z80 CPU. Đoăng thời các đường data từ D0 - D7 cũng sẽ được nơi trực tiêp đên các đường data tương ứng cụa Z80 CPU.

Đeơ cách ly Addr bus cụa ROM chương trình với Addr bus cụa Z80 CPU, dùng 2 IC đm tuyên dữ liu 1 chieău 74LS244. Lý do cách ly là đeơ tránh trường hợp va chám tuyên địa chư trong thời gian truy xt ROM chương trình từ máy tính và trong thời gian Z80 truy xuât chương trình khi hốt đng.

Bước 2: Thiêt kê mách giại mã địa chư.

Đeơ giại mã địa chư cho mách ứng dúng đoăng thời dùng cho vic mở rng KIT sau này, mách được thiêt kê dư ra mt sơ đường địa chư.

Các IC giại mã 74LS139 và 74LS138 được dùng.

ROM chương trình sẽ cĩ địa chư trong khoạng từ 0000H - 7FFFH.

B nhớ RAM sẽ cĩ địa chư trong khoạng từ 8000H - FFFFH.

Bước 3: Thiêt kê mách nhn và phát các mức logic đên các coơng xuât nhp đơn giạn.

Dùng 1 IC đm tuyên 2 chieău 74LS245 (nhưng chư sử dúng 1 chieău) đeơ nhn các mức logic từ các SW được đaịt ở ngõ vào. CS cụa IC này được nơi đên đường địa chư 04H (CS1).

Đeơ xuât các mức logic từ CPU ra các thiêt bị ngồi (ở đađy là các LED chư thị), dùng 1 IC cài 74LS574. CS cụa IC này được nơi đên đường địa chư 00H (CS0).

Đường data bus cụa 2 IC 74LS574 (U14) và 74LS245 (U15) được nơi với data bus cụa Z80 CPU thođng qua IC đm tuyên 2 chieău 74LS245 (U13).

Một phần của tài liệu luận văn tốt ngiệp thiết kế thi công và viết chương trình điều khiển mạch thực hành cho z80 cpu giao tiếp với máy tính qua ngõ máy in (Trang 49 - 50)

Tải bản đầy đủ (DOC)

(148 trang)
w