Các lệnh logic đại số Boolean

Một phần của tài liệu Bài giảng hệ thống cơ điện tử 1 (Trang 62 - 66)

Các lệnh này được biểu diễn trong LAD và STL được tĩm tắt trong bảng sau. Chúng sử dụng bit nhớ đặc biệt SM1.0 để thơng báo về trạng thái kết quả phép tính được thực hiện. SM1.0 là bit nhớ 0 (Cĩ giá trị logic bằng 1 khi kết quả của phép tính là 0)

Biểu diễn trong STL

bit S bit n R bit n SI bit n RI bit n

STL Mơ tả Tốn hạng

ANDW IN1, IN2

Lệnh thực hiện phép logic AND giữa các bít tương ứng của hai từ IN1 và IN2. Kết quả được ghi lại vào IN2. IN1: VW, T, C, IW, QW, SMW, AC, AIW, *VD, *AC, Hằng số. IN2: VW, T, C, IW, QW, SMW, AC, AIW, *VD, *AC

ORW IN1, IN2

Lệnh thực hiện phép logic OR giữa các bít tương ứng của hai từ IN1 và IN2. Kết quả được ghi lại vào IN2.

XORW IN1, IN2

Lệnh thực hiện phép logic XOR giữa các bít tương ứng của hai từ IN1 và IN2. Kết quả được ghi lại vào IN2.

ANDD IN1, IN2

Lệnh thực hiện phép logic AND giữa các bít tương ứng của hai từ kép IN1 và IN2. Kết quả được ghi lại vào IN2. IN1: VD, ID, QD, MD, SMQ, AC, HC, *VD, *AC, Hằng số. IN2: VD, ID, QD, MD, SMD, AC, *VD, *AC ORD IN1, IN2

Lệnh thực hiện phép logic OR giữa các bít tương ứng của hai từ kép IN1 và IN2. Kết quả được ghi lại vào IN2.

XORD IN1, IN2

Lệnh thực hiện phép logic XOR giữa các bít tương ứng của hai từ kép IN1 và IN2. Kết quả được ghi lại vào IN2.

Biểu diễn trong LAD.

LAD Mơ tả Tốn hạng

Lệnh thực hiện phép logic AND giữa các bít tương ứng của hai từ IN1 và IN2. Kết quả được ghi lại vào OUT.

IN1: VW, T, C, IW, QW, SMW, AC, AIW, *VD, *AC, Hằng số. IN2: VW, T, C, IW, QW, SMW, AC, AIW, *VD, *AC OUT: VW, T, C, IW, MW, QW, SMW, AC, *VD, *AC Lệnh thực hiện phép logic OR giữa các bít tương ứng của hai từ IN1 và IN2. Kết quả được ghi lại vào OUT.

Lệnh thực hiện phép logic XOR giữa các bít tương ứng của hai từ IN1 và IN2. Kết quả được ghi lại vào OUT.

Lệnh thực hiện phép logic AND giữa các bít tương ứng của hai từ kép IN1 và IN2. Kết quả được ghi lại vào OUT.

IN1: VD, ID, QD, MD, SMQ, AC, HC, *VD, *AC, Hằng số. IN2: VD, ID, QD, MD, SMD, AC, *VD, *AC OUT: VD, ID, QD, MD, SMD, AC, *VD, *AC Lệnh thực hiện phép logic OR

giữa các bít tương ứng của hai từ kép IN1 và IN2. Kết quả được ghi lại vào OUT.

Lệnh thực hiện phép logic XOR giữa các bít tương ứng của hai từ kép IN1 và IN2. Kết quả được ghi lại vào IN2.

Ví dụ: Viết trong LAD

Viết trong STL

NETWORK 1 LD I4.0

ANDW AC1 AC0 ORW AC1 VW100 XORW AC1 AC0

Một phần của tài liệu Bài giảng hệ thống cơ điện tử 1 (Trang 62 - 66)

Tải bản đầy đủ (DOC)

(87 trang)
w