H ng phát tr in trong t ng lai

Một phần của tài liệu Thiết kế bộ phân đoạn dữ liệu song song không sử dụng hàm băm trên fpga (Trang 56 - 57)

6. KT L UN VÀ NGH H NG PHÁT TR IN TRONG T NG LAI

6.1 H ng phát tr in trong t ng lai

Thi t k ph n c ng trên FPGA m c dù c i thi n đáng k v t c đ tính tốn nh ng c ng đ l i nhi u khuy t đi m. Các h ng phát tri n trong t ng lai có th là nh m kh c ph c các khuy t đi m đang t n t i ho c đ xu t nh ng ph ng pháp vƠ thi t k phơn đo n t t h n. Bên c nh đó, do b phơn đo n d li u đ c s d ng ph bi n trong các h th ng ch ng trùng l p, các nghiên c u ti p theo c ng có th là v nh ng b ph n khác trong h th ng, nh m t n d ng nh ng đ c đi m c a thi t k trong nghiên c u này. M t s h ng phát tri n ti p theo đ c đ xu t là:

• Trong thi t k c a nghiên c u nƠy, các đo n d li u đ c xu t ra ngoài b m t th t . Phát tri n thêm kh n ng s p x p l i th t các đo n d li u cho

45 thi t k s giúp vi c qu n lý d li u trong h th ng ch ng trùng l p tr nên d dƠng h n.

• Phân chia khe th i gian cho các dòng d li u đi vƠo. H ng phát tri n này có kh n ng giúp thu g n thi t k ph n c ng thành m t b x lý chung cho nhi u lu ng d li u.

• Phát tri n các ph ng pháp phơn đo n song song dành riêng cho gi i thu t AE và RAM nh m t n d ng l i th v t c đ tính tốn c a các gi i thu t.

• Thi t k ph n c ng cho b phơn đo n s d ng các b nh ngo i. H ng thay đ i này nh m m c đích duy trì tính nh t qn c a k t qu phơn đo n.

Một phần của tài liệu Thiết kế bộ phân đoạn dữ liệu song song không sử dụng hàm băm trên fpga (Trang 56 - 57)