1. Mạch mã hố:
1.2. Mạch mã hĩa ưu tiên
Trong hai mạch mã hĩa đã xét ở trên, tín hiệu đầu vào tồn tại độc lập tức là khơng cĩ
tình huống cĩ 2 tín hiệu trở lên đồng thời tác động ở mức logic 1 ( nếu ta chọn mức tích cực ở ngõ vào là mức 1), do đĩ cần phải đặt ra vấn đề ưu tiên.
Vấn đề ưu tiên: Khi cĩ nhiều tín hiệu đồng thời tác động, tức là nếu ngõ vào cĩ mức độ ưu tiên cao hơn ở thời điểm đang xét sẽ tác động, tức là nếu ngõ vào cĩ độ ưu tiên cao hơn bằng 1 trong khi những ngõ vào cĩ độ ưu tiên thấp hơn nếu bằng 1 thì mạch sẽ tạo ra từ mã nhị phân ứng với ngõ vào cĩ mức độ ưu tiên cao nhất.
Xét mạch mã hĩa ưu tiên 4 → 2 ( 4 ngõ vào, 2 ngõ ra)
Bảng trạng thái mơ tả hoạt động của mạch
Bảng 6.2
Phương trình tối giản
Sơ đồ logic:
Hình 6.3 Sơ đồ mạch mã hĩa ưu tiên từ 4 sang 2 2. MẠCH GIẢI MÃ:
Mạch giải mã (DECODER) là mạch làm nhiệm vụ biến đổi những ký hiệu khơng quen thuộc với con người sang những ký hiệu quen thuộc với con nguời
2.1. Sơ đồ tổng quát
động đồng thời đến các ngõ vào thành một tín hiệu logic duy nhất ở một ngõ ra nào đĩ tương ứng với một mã nhị phân đã tác động. Như vậy với n ngõ vào cĩ thể nhận giá trị 0 hoặc 1 sẽ cĩ 2ntổ hợp ngõ ra.
Ngõ ra tác động mức thấp mang giá trị 0
Ngõ ra tác động mức cao mang giá trị 1
Sơ đồ khối tổng quát của bộ giải mã, hình 6.4 :
Hình 6.4: Sơ đồ khối tổng quát của bộ giải mã 2.2. Mạch giải 2 sang 4:
Xét mạch giải mã nhị phân 2 → 4 (2 ngõ vào, 4 ngõ ra) như trên hình 7.9 Chọn mức tích cực ở ngõ ra là mức logic 1.
Hình 6.5: Sơ đồ mạch giải mã 2 sang 4
Bảng trạng thái mơ tả hoạt động của mạch:
Bảng 6.6: Mơ tả hoạt động của mạch giải mã 2 sang 4
Phương trình logic tối giản
Sơ đồ logic:
Hình 6.7: Sơ đồ logic mạch giải mã từ 2 sang 4
Biểu diễn bằng cổng logic dùng diode:
Trường hợp chọn mức tích cực ở ngõ ra là mức 0 (mức logic thấp L): Bảng trạng thái của mạch: Bảng 6.4 Phương trình logic: Sơ đồ logic: Hình 6.8: Sơ đồ logic
2.3. Giải mã 3 sang 8