D. ĐÁNH GIÁ KẾT QUẢ: (tớnh theo thang điểm 10)
A – Lí THUYẾT
2.2 Nguyờn lý hoạt động
Mạch đối xứng theo đường thẳng đứng, cỏc phần tử tương ứng giống nhau
về mọi đặc tớnh
Q1 giống hệt Q2, mắc kiểu EC hoặc CC
2 đầu vào v1 và v2, cú thể sử dụng 1hoặc phối hợp
2 đầu ra va và vb, sử dụng 1 hoặc phối hợp
Đầu vào cõn bằng, đầu ra cõn bằng
vin = v1 - v2 ; vout = va – vb
Đầu vào cõn bằng, đầu ra khụng cõn bằng
vin = v1 - v2 ; vout = va
Đầu vào khụng cõn bằng, đầu ra cõn bằng
vin = v1 ; vout = va – vb
Đầu vào khụng cõn bằng, đầu ra khụng cõn bằng
vin = v1 ; vout = va
- hệ số khuếch đại vi sai và hệ số triệt tiờu đồng pha
Chế độ phõn cực 1chiều: VB1 = VB2 => IC1 = IC2 = IE/2 => VC1 = VC2 Nếu vin = v1 – v2 => VB1+vin và VB2–vin => ic1> ic2
=>vout = vc1 - vc2 > 0
khuếch đại điện ỏp vi sai
Nếu vin = v1 = v2 => VB1+vin và VB2+vin => ic1 = ic2
=>vout = vc1 - vc2 = 0
triệt tiờu điện ỏp đồng pha
Phõn tớch bằng sơ đồ tương đương xoay chiều: vin= v1,v2=0 ; vout = va : Av=RC/2re
vin = v1 - v2 ; vout = va - vb : Ad=RC/re (differential mode) vin = v1 = v2 ; vout = va : Ac = βRC/(βre+ 2(β+1)RE) (common mode) Nhận xột :
Tớn hiệu vào ngược pha: khuếch đại lớn Tớn hiệu vào cựng pha: khuếch đại nhỏ khả năng chống nhiễu tốt
Tỉ số nộn đồng pha (CMRR-Common mode rejection ratio)
= Hệ số KĐ vi sai/Hệ số KĐ đồng pha
CMRR càng lớn chất lượng mạch càng tốt
Với KĐ ngừ ra khụng cõn bằng, T1, T2 vẫn cú tỏc dụng trừ cỏc tớn hiệu nhiễu đồng pha hay ảnh hưởng của nhiệt độ tỏc dụng lờn hai transistor