1. Nội dung thiết kế tốt nghiệp:
4.7 Chia kênh logic theo khe thời gian
Xét một BTS với n sóng mang, ký hiệu là C0, C1…..Cn, mỗi sóng mang với 8 khe thời gian Ts0, Ts1,…..,Ts7.
Các kênh logic được sắp xếp ở C0 như sau:
- Các kênh điều khiển BCCH, FCCH, SCH, PCH, AGCH được sắp xếp trên Ts0 đường xuống, còn kênh RACH ở kênh Ts0 đường lên. Chu kỳ lặp là 51 Ts.
- Ts1 được sử dụng để sắp xếp các kênh điều khiển riêng SDCCH và SACCH với chu kỳ lặp 102 Ts.
- Từ Ts2 đến Ts7 là các kên lưu thông TCH, chu kỳ lặp 26Ts.
Các sóng mang khác (C1 - Cn): chỉ được sử dụng cho kênh lưu lượng TCH, nghĩa là từ Ts0 - Ts7 đều là TCH.
Hình 4.7 Ghép các BCH và các CCCH ở Ts0
F (FCCH): tại đây trạm di động đồng bộ tần số. S (SCH): trạm di động đọc số khung TDMA và BSIC. B (BCCH): trạm di động đọc các thông tin chung về ô này.
C (CCCH): có thể tìm gọi một trạm di động và dành một SDCCH.
Hình 4.8 Ghép RAC ở Ts0.
Các Ts 2-7 của C0 sử dụng cho các kênh lưu thông TCH được sắp xếp ở các kênh vật lý như hình 4.7.3
Hình 4.9 Ghép TCH.
Hình vẽ Ts2 đường xuống ở C0, thông tin ở Ts2 tạo thành một TCH. Tất cả có 26 Ts, sau Ts để trống lại bắt đầu lại.
T (TCH): chứa tiếng hoặc số liệu đã được mã hóa. A (SACCH): nằm ở Ts13, là báo hiệu điều khiển.
Cấu trúc đường lên cũng tương tự như đường xuống, điều khác nhau duy nhất là sự dịch về mặt thời gian. Ts2 ở đường xuống không xảy ra cùng thời gian như là Ts2 ở đường lên. Thời gian dịch là 3 khe thời gian.
CHƯƠNG V: THIẾT KẾ VÀ QUY HOẠCH HỆ THỐNG MẠNG GSM.