Kênh vật lý đường lên

Một phần của tài liệu Giáo trình xử lý Anten (Trang 111 - 113)

Kênh tần số được xác định theo 2 chiều mã/tần số. Ở đường lên, các luồng thông tin khác nhau có thể được phát trên nhánh I và Q. Do đó, một kênh vật lý sẽ phụ thuộc vào tần số sóng mang, mã cụ thể và pha tương ứng (0 hoặc 90o).

Kênh vật lý đường lên dành riêng có 2 loại là kênh dữ liệu vật lý dành riêng đường lên (DPDCH) và kênh điều khiển vật lý dành riêng (DPCCH). Trên mỗi đấu nối lớp 1, số lượng kênh DPDCH có thể là 0, 1, hoặc vài kênh. Thông tin điều khiển lớp 1 bao gồm các bít hoa tiêu biết trước để hỗ trợ đánh giá kênh cho tách nhất quán, các câu lệnh điều khiển công suất phát (TPC), chỉ thị khuôn dạng truyền dẫn được chọn (TFCI) và thông tin hồi tiếp (FBI) (mức nhiễu). Chỉ thị khuôn dạng truyền dẫn được chọn thông báo cho máy thu biết các tham số hiện thời của các kênh truyền dẫn khác nhau được ghép trên kênh DPDCH đường lên. Chỉ có duy nhất một kênh DPCCH đường lên ở mỗi kết nối lớp 1.

4.1.2.1. Tri phđiu chếđường lên

Ở đường lên dữ liệu điều chế của cả kênh DPDCH và kênh DPCCH là khoá chuyển pha nhị phân (BPSK). Kênh DPCCH đã điều chế được nối tới kênh Q, còn kênh DPDCH đầu tiên được nối tới kênh I. Các kênh DPDCH tiếp theo được nối tuần tự tới kênh I hoặc kênh Q. Điều chế trải phổ dùng trong đường lên là QPSK lưỡng kênh; Băng thông của tín hiệu trải là 3,84 Mcps; Mỗi người sử dụng ở đường lên chỉ có một kênh DPDCH duy nhất.

Các ký hiệu dữ liệu lưỡng cực trên nhánh I và Q được ghép một cách độc lập bởi các mã hoá kênh khác nhau. Mã hoá kênh ở đây là mã hệ số trải phổ biến thiên trực giao. Tín hiệu thu được được nhân với một mã trải phổ phức. Mã trải phổ phức này là một chữ ký duy nhất cho mỗi máy di động. Tín hiệu

trộn có dạng hình xung. Bộ lọc Cosine nâng căn-quân phương với hệ số uốn 0,22 được sử dụng để tạo lập dạng xung. Tín hiệu hình xung này tiếp tục được biến đổi lên. Hệ số trải cho kênh điều khiển luôn được đặt ở giá trị cao nhất là 256.

4.1.2.2. Cu trúc khung

Hình 4.1 trình bày cấu trúc khung của đường lên DPCH. Mỗi khung có

độ dài 10 ms được chia thành 15 khe (mỗi khe có độ dài Tslot = 0,666 ms) tương ứng với một lần khoảng thời gian điều khiển công suất. Siêu khung tương ứng với 72 khung liên tiếp, có nghĩa là siêu khung có độ dài 720 ms.

Hệ số trải (SF) có thể nằm trong dải từ 256 xuống đến 4 (SF=256/2k). Kênh DPDCH và DPCCH đường lên trên cùng lớp 1 thường có tốc độ khác nhau, nghĩa là có hệ số trải khác nhau. Có thể thực hiện được tính năng đa mã cho kênh DPCH đường lên. Khi truyền dẫn đa mã được sử dụng, nhiều kênh DPDCH song song được phát với các mã kênh khác nhau. Với kênh DPCCH thỉ chỉ có 1 kênh duy nhất cho một kết nối.

4.1.2.3. Kênh vt lý đường lên chung

Kênh vật lý truy nhập ngẫu nhiên được sử dụng để truyền tải kênh truy nhập ngẫu nhiên. Kênh này được phân bổ dựa trên cách chia khe ALOHA (cho phép phát khi có dữ liệu cần phát). Khoảng bù thời gian khác nhau được gọi là các khe truy nhập và được sử dụng để truyền tải các “burst” truy nhập.

Thông tin về các khe truy nhập này được cung cấp trong ô hiện thời bằng cách phát quảng bá trên kênh quản bá BCCH. Cấu trúc của “burst” truy nhập gồm 2 phần: phần mào đầu (2 khe), và phần bản tin.

- Phần mào đầu: gồm một “chữ ký” dài 16 ký hiệu phức (±1 ±j). Mỗi ký hiệu mào đầu được trải với một mã Gold trực giao 256-chíp. Có tổng số 16 “chữ ký” khác nhau, dựa trên tập mã Gold trực giao là 16. - Phần bản tin: Có cấu trúc giống kênh vật lý dành riêng (DPCH)

đường lên. Nó bao gồm một phần dữ liệu tương ứng với DPDCH đường lên, và một phần điều khiển lớp 1, tương ứng với DPCCH đường lên. Các phần dữ liệu và điều khiển được phát đồng thời. Hệ số trải của phần dữ liệu bị giới hạn là một trong các giá trị sau SF Є {256,128,64,32} tương ứng với các tốc độ bít của kênh. Thông tin về tốc độ truyền cho biết mã hoá kênh (hay hệ số trải mã của kênh) được sử dụng trên phần dữ liệu.

Một phần của tài liệu Giáo trình xử lý Anten (Trang 111 - 113)

Tải bản đầy đủ (PDF)

(156 trang)