Chương 3: THIẾT BỊ GHÉP KÊNH SỐ
3.3.2 Sơ đồ chức năng card phát :
Luận Văn Tốt Nghiệp
Tran g
30
Tín hiệu HDB3 từ ngõ vào (2 Mbit/s hoặc 8Mbit/s) qua biến áp cách li (1,3) và mạch hạn biên (2, 4) để khơi phục xung tín hiệu HDB3 đưa vào IC hệ thống (19).
Với một vài mạch ngoại vi, hệ thống IC CMS (19) thực hiện hoàn tồn chức năng phía phát. Tín hiệu đồng hồ các luồng 2Mbit/s hoặc 8Mbit/s được khơi phục từ luồng tín hiệu data dưới dạng số bởi một đồng hồ phụ. Tần số đồng phụ được cấp bởi đồng hồ chủ (5). Luồng data được giải mã HDB3 mà trước đĩ đã được đồng bộ với đồng hồ chủ trong vùng đệm (xử lý vị trí bit chèn), được đưa vào khung bit và thực hiện ghép 16 luồng 2Mbit/s (hoặc 4 luồng 8Mbit/s) thành luồng 34Mbit/s rồi mã hĩa thành mã HDB3 tương ứng với giao tiếp F1 out (17, 18).
Dữ liệu bit N trong khung 8Mbit/s và khung 34Mbit/s được truyền nhờ giao tiếp V11 ở khối 6.
Trong trường hợp khơng cĩ giám sát tại trạm đầu cuối, các lỗi và nhiễu ở phía thu cĩ thể thơng báo với phát bằng bit D (8).
Các vịng loop kiểm tra khác nhau (7,14) được dùng cho việc kiểm tra. Một led chỉ thị (13) được dùng cho việc loop mạch kiểm tra, jack do F1 out cĩ thể được lấy ra ở mặt trước của card phát.
Tín hiệu đồng hồ khung (12) cĩ thể được kiểm tra tại các điểm kích thích (chỉ thấy được khi mở nắp hộp).
Nếu xảy ra lỗi ở nguồn cung cấp (mất nguồn) tín hiệu reset (9) được IC CMS tạo ra và sau đĩ cảnh báo INT xuất hiện. Led INT cũng chỉ thị cho sự cố về nguồn cung cấp đồng hồ.
Tín hiệu clock chuẩn được kiểm tra với sự trợ giúp của mạch giám sát biên độ (1).
Việc cài đặt tình tạng hoạt động được đưa ra bằng cách sử dụng DIP-FIX Switches.
Bộ biến đổi điện áp (20) tạo ra điện áp +5V cung cấp cho card phát thơng qua 2 DIP-FIX Switches.