1. Nội dung thiết kế tốt nghiệp:
2.4 Trải trễ trong hiện tượng đa đường
Tín hiệu vô tuyến thu được từ máy phát bao gồm tín hiệu trực tiếp và tín hiệu phản xạ từ các vật cản như các toà nhà, đồi núi…Tín hiệu phản xạ đến máy thu chậm hơn so với tín hiệu trực tiếp do chiều dài truyền lớn hơn. Trải trễ là thời gian trễ giữa tín hiệu đi thằng và tín hiệu phản xạ cuối cùng đến đầu vào máy thu.
Trong hệ thống số, trải trễ có thể dẫn đến nhiễu liên ký tự ISI. Điều này do tín hiệu đa đường bị trễ chồng lấn với ký hiệu theo sau, và nó có thể gây ra lỗi nghiêm trọng ở các hệ thống tốc độ bit cao, đặc biệt là khi sử dụng ghép kênh phân chia theo
Hình 2.2: Trải trễ đa đường
Hình 2.2 cho thấy ảnh hưởng của trải trễ gây ra nhiễu liên kí tự. Khi tốc độ bit truyền đi tăng lên thì một lượng nhiễu ISI cũng tăng lên một cách đáng kể. Ảnh hưởng thể hiện rõ ràng nhất khi trải trễ lớn hơn khoảng 50% chu kỳ bit (bit time).
Bảng 2.1 đưa ra các giá trị trải trễ thông dụng đối với các môi trường khác nhau. Trải trễ lớn nhất ở môi trường bên ngoài xấp xỉ là 20μs, do đó nhiễu liên kí tự có thể xảy ra đáng kể ở tốc độ thấp nhất là 25Kbps.
Bảng 2.1 Các giá trị trải trễ thông dụng Nhiễu ISI có thể được tối thiểu hoá bằng nhiều cách:
• Giảm tốc độ ký tự bằng cách giảm tốc độ dữ liệu cho mỗi kênh ( như chia băng thông ra nhiều băng con nhỏ hơn sử dụng FDM hay OFDM).
• Sử dụng kỹ thuật mã hoá để giảm nhiễu ISI như trong CDMA.
Môi trườngTrải trễChênh lệch quãng đường đi lớn nhất của tín hiệuTrong nhà40ns – 200ns12m – 60mBên ngoài1μs – 20μs300m – 6km