Xây dựng mạch điều khiển: 1 Xây dựng sơ đồ nguyên lý:

Một phần của tài liệu Nghiên cứu, chế tạo bộ chỉnh lưu cho lò nấu thép dùng bán dẫn công suất (Trang 48 - 50)

- Điện áp ra đập mạch nhỏ do vậy mà chất lượng điện áp tốt.

3.2Xây dựng mạch điều khiển: 1 Xây dựng sơ đồ nguyên lý:

d. Yêu cầu về độ rộng sườn trước của xung khiển:

3.2Xây dựng mạch điều khiển: 1 Xây dựng sơ đồ nguyên lý:

3.2.1 Xây dựng sơ đồ nguyên lý:

Nhiệm vụ của mạch điều khiển là; tạo xung để mở 6 thyristor, ở mỗi thời điểm phải cấp xung mở đồng thời hai thyristor (một thyrisotr ở nhóm katốt chung và một thyristor ở nhóm anốt chung ) các xung giãn cách theo thời gian băng 600, điều chỉnh vô cấp điện áp ra và tự động điều chỉnh điện áp ra để ổn định dòng điện và điện áp tải.

Như vây khi điều chỉnh, phải đồng thời cấp xung điều khiển cho hai thyristor ở cả hai nhóm. Nếu ta coi xung cần mở thyristor là xung chính thì phải có một xung đệmở nhóm van kia. Việc cấp xung đệm cũng cần phải đúng thú tự pha. Việc đệm xung điền khiển có thẻe thực hiện băng hai cách:

Cách thứ nhất là cấp xung chính cho van nhóm này thì cấp xung đệm cho van ở nhóm kia.;

Cách thứ hai là cấp xung với động rộng đủ lớn suốt từ thời điểm có lệnh mở van cho đến khi điện áp anốt bắt đầu âm.

Thứ tự dẫn và cấp xung điều khiển của các thyristor luân phiên nhau theo thứ tự pha. Theo thứ tự dẫn của các thyristor đã trình bầy ở phần nguyên lý làm việc (mục 2.2 ) các xung điều khiển được cấp: T1 - T6; T2 - T1; T3 - T2; T4 - T3; T5 - T4;

6

T - T5; T6 - T1…vv.

Trên cơ sở thuật toán và sơ đồ khối chức năng đã phân tích và tổng hợp ở chương 2, sơ đồ nguyên lý mạch tạo xung điển khiển theo cách thứ nhất ( cho thyristor T1 và T4) được trình bầy ở hình 3.6

Hình 3.7 sơ đồ nguyên lý mạch tạo xung điển khiển.

Trong đó điện áp đồng bộ Udb được lấy từ biến áp đồng bộ. Udk là điện áp điều khiển, nó là tín hiệu đã tổng hợp giữa tín hiệu đặt và tín hiệu phản hồi đưa về từ mạch phản hồi dòng điện.

Nguyên lý hoạt động của sơ đồ hình 3.7 được giải thích bằng giản đồ điện áp được trình bây trên hình 3.8. Điện áp vào điểm A là điện áp đồng bộ - điện áp dạng sin, qua mạch tích phân dùng khuếch đại thuật toán cho điện áp dang cosin của điện áp sin đồng bộ (tức là điện áp đầu ra của mạch tích phân vượt trước điện áp đầu vào một góc là

2

Hình 3.8 Sơ đồ tạo điện áp Vcos.

Điện áp Vcos này được đưa qua bộ khuếch đại thuật toán để loại đi một sườn của điện áp áp Vcos. Mục đích là tại một thời điển chỉ có duy nhất một điển giao giữa Udk= Udb, nên việc mở thyristor sẽ đúng theo mong muốn. Sơ đồ được trình bầy ở hình vẽ 3.9:

Hình 3.9 Sơ đồ tạo điện áp Vsync.

Một phần của tài liệu Nghiên cứu, chế tạo bộ chỉnh lưu cho lò nấu thép dùng bán dẫn công suất (Trang 48 - 50)