Các đường dây trễ quang FDL

Một phần của tài liệu 260524 (Trang 44 - 45)

Nếu như trong miền điện tử có các bộ nhớ truy cập ngẫu nhiên như RAM thì trong miền quang ý tưởng bộ đệm quang vẫn chưa thực hiện được. Vì vậy để đệm burst dữ liệu trong một khoảng thời gian người ta chỉ có thể dùng đến các đường dây trễ quang FDL. Các burst dữ liệu được lưu giữ trong miền quang một khoảng thời gian cố định. Bằng cách kết nối các dây trễ FDL theo tầng hay kết nối song song, bộ đệm được đề xuất này có thể giữ các burst dữ liệu trong các thời gian khác nhau. Với phương pháp này, burst đang tham gia tranh chấp sẽ được làm trễ lại cho tới khi nghẽn được giải quyết. Phương pháp này dựa trên ý tưởng là: khi một bước sóng được yêu cầu lại chưa sẵn sàng thì burst dữ liệu sẽ được làm trễ lại trong một FDL cho tới khi kênh bước sóng đó trở về trạng thái sẵn sàng.

Hình 3.7: Giải quyết xung đột bằng phương pháp sử dụng đường dây trễ FDL Ở hình trên kênh bước sóng mong muốn của burst dữ liệu là λ1 nhưng kênh này đã bị chiếm tại thời điểm tới của burst. Trong trường hợp này, burst dữ liệu sẽ được đệm lại trong khoảng thời gian ∆, khi đó kênh này đã trở về trạng thái sẵn sàng tại thời điểm tới của burst dữ liệu sau khi đã được đệm.

Do FDL dựa trên trễ truyền của cáp quang và sự truy cập liên tục nên nó có nhiều hạn chế so với RAM. Nếu dung lượng bộ đệm lớn thì số lượng và chiều dài của FDL càng tăng nên dễ gây tổn hao và việc sử dụng bộ đệm cũng không thể hoàn toàn giảm khả năng mất burst

Một phần của tài liệu 260524 (Trang 44 - 45)

Tải bản đầy đủ (DOC)

(56 trang)
w