Hình 4.5: Cấu hình PLL quang để trích lấy clock
Kỹ thuật tách lấy tín hiệu clock là một quá trình khơng thể thiếu được để tạo ra tín hiệu định thời với tốc độ của tín hiệu thu được là một quá trình khơng thể thiếu khi thực hiện sử lý tín hiệu PCM tốc độ cao. Trong các hệ thống thơng tin quang hiện nay đang khai thác, việc trích lấy thời gian được thực hiện trên các mạch khố pha PLL điện (Phase-locked-loop) sau khi tín hiệu quang thu được đã được biển đổi thành tín hiệu điện thì các thiết bị truyền dẫn như các thiết bị đầu cuối quang, thiết bị xen rẽ kênh và cả các trạm lặp đều cĩ PLL. Việc trích lấy xung clock
địi hỏi phải thực hiện một cách chính xác.
Các mạch PLL điện chỉ đáp ứng được các hệ thống truyền dẫn với tốc độ bít nhỏ, khi tốc độ truyền dẫn tăng lên thì chúng khơng cịn phù hợp nữa. Nĩ sẽ bị hạn chế vì băng tần của các bộ biến đổi quang-điện và mạch điện tử khơng đáp ứng kịp.
hệ thống này thể hiện rât rõ cho nên cần phải sử dụng việc tách tín hiệu clock dựa trên cơng nghệ quang. Các mạch PLL quang đã đáp ứng được tốc độ cực nhanh của
tín hiệu trên hệ thống OTDM cũng như các hệ thống thơng tin tốc độ cao khác.
Trong cấu hình mạch PLL quang, bộ khuếch đại Laser LDA cĩ chức năng như một mạch kết hợp ngang quang cĩ tốc độ cực nhanh. Khi cĩ cả tín hiệu quang
và xung từ clock đi tới, bộ khuếch đại LDA sẽ kết hợp hai tín hiệu này và cho ra tín hiệu kết hợp tần số thấp cĩ chứa thành phần ⊗f với
⊗f là sự lệch tần số của hai tín
hiệu này, sau đĩ tổ hợp tín hiệu này được tách sĩng và lọc để cho ra tín hiệu ⊗f
tương ứng với tín hiệu dao động nội so sánh. Dịch pha này được kiểm tra nhờ mạch so pha, kết quả so pha sẽ được đưa vào bộ dao động điều khiển điện áp VCO để phát ra tần số f 0 . Mạch phát tín hiệu quang sẽ biến đổi tín hiệu điện cĩ tần số
f 0 +
⊗f thành tín hiệu quang tương ứng. Tín hiệu clock quang sẽ được lấy ra từ bộ
biến đổi điện-quang E/O và cấp vào thiết bị giải ghép quang trong hệ thơng OTDM.