RRRRRRRR C = RRRRRRC1 C

Một phần của tài liệu CÔNG NGHỆ SDH (Trang 31 - 34)

Hình 2.5: Cấu trúc ghép luồng 34Mbit/s vào khung C-3 = RRRRRRC1C2 A = RRRRRRS1 B = S2I I I I I I I = RRRRRRR = Styffing Bytes S1S2: Justifcation Opportunity I = Information bit = 34.344Mbit/s:

Ở nhóm bit đồng chỉnh, trong mỗi nhóm 3 hàng có 2 bit S1, S2 dùng để đồng chỉnh (đông chỉnh không cố định) dùng những bit này để khắc phục sự lệch tần giữa 2 hệ thống PDH & SDH. Đối với mỗi nhóm bit đồng chỉnh người ta dùng 5 bit khác nhay\u là C1, C2 trong nhóm 3 hàng đó để thông báo bit đồng chỉnh trên là bit dữ liệu hay là bit nhồi. Tại đầu thu các bit nhồi được tách ra để xác định các bit chức năng tương ứng.

- Container C-3 tạo bởi 9 dòng mỗi dòng 84 Bytes với chu kỳ là 125µs. Vậy số bit trong 1 chu kỳ là:

84 Bytes x 8bit x 9 hàng = 64 bits.

Tốc độ bit sẽ là:

6048 x 8000 lần/giây = 48.384 Mbit/s

Tốc độ này lớn hơn rất nhiều so với luồng PDH đầu vào vì thế cho nên không phải tất cả Bytes đều được mang thông tin.

Luồng 34Mbit/s được sắp xếp vào khing C-3 chia làm 3 phần, mỗi phần 3 hàng là T1, T2, T3.

Số bít mang thông tin trong 1 phần (T1) là:

{(3 I Byte x 59) + 1I Byte } x 8bit +7 I bit của b = 1431 bits. Tổng số bit thông tin trong C-3 là:

3 x 1431 = 4293 bits. Tốc độ dữ liệu là:

4239 x 8000 lần/s = 34Mbit/s.349 Tốc độ chỉnh lớn nhất là:

6 x 800 lần/s = 48 Kbit/s (3 lần bit S1 và S2) Tốc độ luồng thông tin C-3 lớn nhất là: 34344Kbit + 48Kbit = 34.392Mbit/s Tốc độ đồng chỉnh trung bình:

34Mbit/s.368 – 34Mbit/s.344 = 24Kbit/s

Hình 3.6: Mô tả tốc độ khung C-xz3 và luồng 34Mbit/s

3 sẽ được ghép vào khung VC-4 cộng thêm AU Pointer và cuối cùng được ghép vào khung truyền dẫn STM-1.

Một phần của tài liệu CÔNG NGHỆ SDH (Trang 31 - 34)

Tải bản đầy đủ (DOC)

(61 trang)
w