Kênh điều khiển vật lý dành riêng tốc độ cao (HS-DPCCH)

Một phần của tài liệu NGHIÊN CỨU CÔNG NGHỆ HSPA VÀ ỨNG DỤNG CÔNG NGHỆ HSPA TRÊN MẠNG DI ĐỘNG 3G VMS (Trang 51 - 54)

Các thông tin điều khiển đường lên được sử dụng nhằm mục đích phục vụ cho hoạt động của cơ chế HARQ cũng như cung cấp cho Nút B thông tin điều kiện kênh truyền. Các thông tin điều khiển này được mang trên kênh HS-DPCCH. Kênh HS- DPCCH được trải phổ với SF = 256 và được phát song song với các kênh đường lên khác của WCDMA R99. Với hệ số trải phổ SF = 256, kênh HS-DPCCH mang 30 bit trên mỗi khung 2ms được chia thành 3 khe thời gian. Các thông tin

Đồ án tốt nghiệp Chương II Công nghệ HSDPA

Trần Văn Hiếu – D07VT2 34

điều khiển được mang trên kênh HS-DPCCH bao gồm các bản tin báo nhận HARQ được mang trong khe đầu của khung và các chỉ thị chất lượng kênh truyền CQI được mang trong 2 khe còn lại.

Hình 2.17 Cấu trúc khung HS-DPCCH

Để giảm thiểu thời gian trễ khứ hồi - RTT( Roundtrip Time) của HARQ, thời gian phát kênh HS-DPCCH không được đồng chỉnh ở mức khe với các kênh đường lên khác. Thay vào đó, thời gian của kênh HS-DPCCH được xác định dựa vào thời điểm kết thúc của khối dữ liệu trên kênh HS-DSCH tương ứng như minh hoạ trên Hình 2.18. Thời gian từ lúc kết thúc khối dữ liệu trên kênh HS-PDSCH cho đến khi UE phát bản tin báo nhận ACK/NACK trên kênh HS-DPCCH là khoảng 7.5 khe thời gian (khoảng 19200 chip trong 5ms). Nếu kênh HS-DPCCH được đồng chỉnh ở mức khe thời gian với kênh đường lên DPCH sẽ làm cho thời gian trễ giữa kênh HS-DPCCH và kênh HS-DSCH tăng lên, điều này có thể kéo dài thời gian trễ khứ hồi RTT. Mặc dù kênh đường lên HS-DPCCH và kênh DPCH không cần thiết phải được đồng chỉnh ở mức độ khe, nhưng thời gian trễ không được vượt quá 256 chip nhằm đảm bảo tính trực giao ở đường lên. Do đó, thời gian phát kênh HS-DPCCH không phải luôn luôn được phát đúng 7.5 khe thời gian sau khi nhận được gói tin HS- DSCH mà có thể dao động trong khoảng từ 19 200 chip (7.5 khe thời gian) cho đến 19200 + 256 chip.

Các bản tin báo nhận HARQ bao gồm một bit ACK hay NACK duy nhất dùng để thông báo kết quả kiểm tra CRC khối dữ liệu được phát trên kênh HS-PDSCH. Bit báo hiệu ACK có giá trị là “1” và NACK có giá trị là “0”. Bản tin báo nhận ACK/NACK chỉ được phát khi UE nhận gói tin báo hiệu điều khiển đường

Đồ án tốt nghiệp Chương II Công nghệ HSDPA

Trần Văn Hiếu – D07VT2 35

xuống HS-SCCH. Nếu không có báo hiệu điều khiển HS-SCCH được phát đến cho UE thì sẽ không có thông tin báo nhận được phát trong trường ACK/NACK của khung HS-DPCCH (phát DTX). Điều này làm giảm nhiễu đường lên vì chỉ có những UE nào có dữ liệu được phục vụ bởi kênh HS-DSCH phát ACK/NACK ở đường lên.

Hình 2.18 Định thời kênh HS-DPCCH

Để cung cấp các thông tin về chất lượng kênh truyền cho Nút B, UE phải tính toán giá trị CQI sẽ được gửi về cho Nút B. Chỉ thị chất lượng kênh truyền CQI được gửi về từ UE nhận 31 giá trị từ 0 đến 30. Do đó, để thực hiện báo hiệu 31 giá trị này cần sử dụng 5 bit để mã hoá. Sau khi được mã hoá, giá trị trị của CQI được mang trong hai khe còn lại của khung HS-DPCCH ở đường lên. Các chỉ thị chất lượng kênh truyền thường được thiết lập gửi về Nút B sau mỗi 10ms. Tuy nhiên, khi chất lượng kênh truyền không có nhiều thay đổi thì các chỉ thị này có thể được gửi về Nút B sau các chu kì dài hơn.

Bảng 2.1 Mã hóa các bản tin báo nhận ACK/NACK

Chuỗi bit W0 W1 W2 W3 W4 W5 W6 W7 W8 W9 ACK 1 1 1 1 1 1 1 1 1 1 NACK 0 0 0 0 0 0 0 0 0 0

Đồ án tốt nghiệp Chương II Công nghệ HSDPA

Trần Văn Hiếu – D07VT2 36

Hình 2.19 Quá trình mã hóa kênh HS-DPCCH

Một phần của tài liệu NGHIÊN CỨU CÔNG NGHỆ HSPA VÀ ỨNG DỤNG CÔNG NGHỆ HSPA TRÊN MẠNG DI ĐỘNG 3G VMS (Trang 51 - 54)