1. Kênh vật lý riêng đường xuống (DPCH đường xuống)
Kênh riêng đường xuống (DCH) được phát trên kênh vật lý riêng đường xuống. Trong một kênh DPCH đường xuống, số liệu riêng được tạo ra bởi lớp 2 và các lớp trên, nghĩa là kênh DCH được ghép kênh theo thời gian với thông tin điều khiển được tạo ra ở lớp 1. DPCH đường xuống có thể được coi như ghép kênh theo thời gian của hai kênh DPDCH và DPCCH. Có hai kiểu DPCH đường xuống cơ bản: môt chứa TFCI (các ví dụ đồng thời biến đổi) và một không chứa TFCI (các dịch vụ tốc độ cố định).Trong khi hỗ trợ TFCI đường xuống trong mạch là tùy chọn, nó do mọi UE ủy nhiệm. UTRAN sẽ quyết định có phát TFCI hay không và nếu được quyết định thì tất cả các UE phải hỗ trợ việc sử dụng TFCI ở đường xuống.
Hình 4.2 cho thấy cấu trúc khung của DPCH đường xuống. Mỗi khung dài 10ms được chia thành 15khe, mỗi khe dài Ts = 2560 chip tương ứng với một chu kỳ điều khiển công suất.
Hình 4.2 Cấu trúc khung của DPCH đường xuống
Thông số k xác định tổng bit trên một khe của DPCH đường xuống. Nó có quan hệ với hệ số trải phổ theo công thức SF=512/2k. Hệ số trải phổ có thể thay đổi từ 4 đến 512.
a) Kênh hoa tiêu chung (CPICH)
CPICH là kênh có tốc độ cố định (30Kbps, SF= 256) để mang chuỗi bit/ký hiệu được định nghĩa trước.
Hình 4.3 Cấu trúc khung cho kênh hoa tiêu chung.
Có hai kiểu kênh hoa tiêu chung: kênh CPICH sơ cấp và thứ cấp. Chúng khác nhau về lĩnh vực sử dụng và hạn chế đối với các tính năng vật lý như bảng 4.2.
Bảng 4.2 Các đặc điểm của hai loại kênh hoa tiêu
Các đặc điểm của CPICH sơ cấp Các đặc điểm của CPICH thứ cấp P-CPICH thường sử dụng cùng một mã
kênh
S-CPICH sử dụng mã kênh tùy ý của SF=256
Mã ngẫu nhiên cơ sở ngẫu nhiên hóa kênh P-CPICH
Mã ngẫu nhiên cơ sở hoặc bậc 2 ngẫu nhiên hóa kênh S-CPICH
Mỗi cell chỉ có một P-CPICH Mỗi cell có thể chứa không hoặc một hoặc một vài kênh S-CPICHs
P-CPICH được phát quảng bá trên toàn bộ cell
S-CPICH có thể được truyền toàn bộ cell hoặc chỉ trên một phần của cell
P-CPICH là nhiễu pha đối với DL:SCH, CCPCH cơ sở ALCH và PICH.
CPICH cơ sở có thể là nhiễu đối với CCPCH và DL DPCH bậc hai
Nó cũng là một nhiễu pha mặc định (default) cho tất cả các kênh vật lý đường xuống khác
Các lớp cao hơn thông báo cho UE khi CPICH bậc hai được sử dụng là nhiễu pha
b) Kênh vật lý điều khiển chung sơ cấp (P-CCPCH)
P-CCPCH là kênh vật lý đường xuống có tốc độ cố định (30Kbps, SF=256) được sử dụng để mang BCH.
P-CCPCH không được phát trong 256 chip đầu của từng khe. Trong khoảng thời gian này SCH sơ cấp và thứ cấp được phát.
Hình 4.4 Cấu trúc khung của kênh CCPCH sơ cấp
c) Kênh vật lý điều khiển chung thứ cấp (S-CCPCH)
S-CCPCH được sử dụng để mang thông tin FACH và PCH. Có hai kiểu CCPCH: kiểu có TFCI và kiểu không có TFCI. UTRAN xác định phát có TFCI hay không, nếu có các UE phải hỗ trợ việc sử dụng TFCI. Đối với kiểu có TFCI, giá trị TFCI trong mỗi khung vô tuyến tương ứng với một kết khuôn dạng truyền dẫn nhất định của FACH và/hoặc PCH hiện đang sử dụng.
Thông số k xác định tổng số bit trên khe thời gian của kênh. Nó có quan hệ với hệ số trải phổ theo công thức SF=256/2k .Hệ số trải phổ thay đổi từ 4 đến 256.
FACH và PCH được sắp xếp trên cùng một hay trên những kênh S-CCPCH khác nhau. Nếu FACH và PCH được sắp xếp trên cùng một kênh thì chúng có thể được sắp xếp trong cùng một khung. Sự khác biệt chính giữa kênh P-CCPCH và S- CCPCH là
P-CCPCH có tốc độ cố định còn S-CCPCH có thể hỗ trợ tốc độ thay đổi với sự giúp đỡ của TFCI.
Hình 4.5 Cấu trúc khung của kênh CCPCH thứ cấp
Ngoài ra, P-CCPCH phát liên tục trên toàn bộ ô còn S-CCPCH chỉ phát khi có số liệu và có thể phát trong một búp sóng hẹp giống như kênh vật lý riêng (chỉ đúng cho S-CCPCH mang F-FACH).
d) Kênh đồng bộ (SCH)
SCH phát tín hiệu đường xuống để tìm ô. SCH gồm hai kênh con SCH sơ cấp và thứ cấp. Các khung 10ms của SCH sơ cấp và thứ cấp được chia thanh 15 khe, mỗi khe dài 2560 chip.
Hình 4.6 Cấu trúc khung của kênh đồng bộ
SCH sơ cấp gồm một mã được điều chế 256 chip, mã đồng bộ sơ cấp (PSC) kí hiệu Cp. PSC là như nhau cho mọi khung trong hệ thống.
SCH thứ cấp gồm phát lặp 15 chuỗi các mã được điều chế có độ dài 256 chip. Các mã đồng bộ thứ cấp (SSC) kí hiệu là Ci
s,k ( i =1,2,…64 là số của nhóm mã ngẫu nhiên còn k=0,1,2..14 là số của khe) được phát đồng thời với SCH sơ cấp. Chuỗi này ở SCH thứ cấp chỉ thị mã ngẫu nhiên đường xuống của ô thuộc nhóm mã nào.
e) Kênh vật lý dùng chung đường xuống (PDSCH)
PDSCH được sử dụng để mang kênh dùng chung đường xuống. Kênh này được nhiều người sử dụng chung trên cơ sở ghép kênh mã. Vì DSCH luôn liên kết với DCH nên PDSCH luôn liên kết với DPCH.
Hình 4.7 Cấu trúc khung cho PDSCH
Có hai phương pháp báo hiệu để thông báo cho UE biết về việc có số liệu cần giải mã trên DSCH: hoặc bằng trường TFCI hoặc bằng báo hiệu lớp cao. Thông tin điều khiển lớp 1 liên quan được phát trên phần DPCCH của DPCH liên kết. PDSCH không chứa thông tin lớp vật lý. Các hệ số trải phổ có thể thay đổi từ 4 đến 256.
f) Kênh chỉ thị bắt (AICH)
Kênh chỉ thị bắt là một kênh vật lý được sử dụng để mang các chỉ thị bắt (AIS). Chỉ thị bắt AIS tương ứng với chữ ký s trên kênh PRACH hoặc PCPCH.
AICH gồm một chuỗi lặp của 15 khe truy nhập liên tiếp AS, mỗi khe dài 40 bit. Mỗi khe gồm hai phần: phần chỉ thị bắt (AI) gồm 32 ký hiệu giá trị thực ao, a1…,a32 và một phần không sử dụng gồm 8 ký hiệu giá trị thực a33, …a39. Kênh có hệ số trải phổ bằng 256.
Hình 4.8 Cấu trúc khung của AICH
g) Kênh chỉ thị tìm gọi (PICH)
PICH là kênh vật lý có tốc độ cố định (SF=256) được sử dụng để mang các bit chỉ thị tìm gọi (PI). PICH luôn liên kết với S-CCPCH mà ở đó kênh truyền tải PCH được sắp xếp lên.
Một khung có độ dài 10ms chứa 300bit. Trong số đó, 288 bit (b0, b1,...,b287) được sử dụng để mang các chỉ thị tìm gọi, 12bit còn lại (b288,...,b299) không được định nghĩa.
Hình 4.9 Cấu trúc PICH