Kênh vật lý dành riêng (DPCH) đường xuống

Một phần của tài liệu Cấu trúc máy thu RAKE cho WCDMA (Trang 50 - 53)

Kênh vật lý riêng đường xuống (DPCH) bao gồm hai kênh DPDCH và DPCCH đường xuống ghép theo thời gian để mang kênh riêng đường xuống (DCH) được ghép kênh theo thời gian để mang kênh riêng đường xuống (DCH). Trong một kênh DPCH đường xuống, sô liệu riêng được tạo ra bởi lớp 2 và các lớp trên, nghĩa là kênh truyền tải riêng (DCH) được ghép kênh theo thời gian với thông tin điều khiển được tạo ra ở lớp 1 (các bit hoa tiêu, các lênh điều khiển công suất phát TPC và một TFCI tùy chọn ). UTRAN sẽ quyết định có phát TFCI hay không và nếu được quyết định thì tất cả các UE phải hỗ trợ việc sử dụng TFCI ở đường xuống. Hình 2.8 mô tả cấu trúc khung của DPCH đường xuống. Mỗi khung dài 10ms được chia thành 15 khe, mỗi

khe dài Tkhe = 2560 chip tương ứng với một chu kỳ điều khiển công suất.

Kênh vật lý đường xuống(DPCH) Kênh vật lý đường xuống(DPCH) Kênh DPCH riêng(DPCH đường xuống) Kênh DPCH riêng(DPCH đường xuống) Kênh DPCH chung (CPCH đường xuống) Kênh DPCH chung (CPCH đường xuống)

Kênh Vật lý điều khiển chung thứ cấp(P-CCPCH)

Kênh Vật lý điều khiển chung thứ cấp(P-CCPCH)

Kênh vật lý chia sẻ đường xuống(PDSCH)

Kênh vật lý chia sẻ đường xuống(PDSCH)

Kênh đồng bộ(SCH)

Kênh đồng bộ(SCH)

Kênh chỉ thị phát hiện xung đột hoặc ấn định kênh (CD/CA-ICH)

Kênh chỉ thị phát hiện xung đột hoặc ấn định kênh (CD/CA-ICH)

Kênh chỉ thị trạng thái CPCH(CSICH) Kênh chỉ thị trạng thái CPCH(CSICH)

Kênh chỉ thị tìm gọi(PICH) Kênh chỉ thị tìm gọi(PICH)

Kênh chỉ thị bắt (AICH) Kênh chỉ thị bắt (AICH)

Kênh vật lý điều khiển chung sơ cấp(P-CCPCH)

Kênh vật lý điều khiển chung sơ cấp(P-CCPCH)

Kênh hoa tiêu chung

Hình 2.9. Cấu trúc khung cho DPCH đường xuống

DPDCH, DPCCH, TFCI có thể xem ở phần thuật ngữ viết tắt

Thông số k ở hình 2.8 xác định tổng số bít trên một khe mà thích ứng lần lượt với tốc độ bít của DPCH đường xuống. Kênh DPCH đường xuống có tốc độ là

15/30/60/120/240/480/960 và 1920 kbps. Quan hệ của k với hệ số trải phổ như sau:

512 2k k

SF = . vì k= 0, 1, 2, …., 7 nên hệ số trải phổ có thể thay đổi từ 512 đến 4. Tuy

nhiên từ khi dữ liệu người sử dụng được ghép kênh theo thời gian với thông số điều khiển lớp 1. Các tốc độ số liệu thực tế của người sử dụng ở đường xuống sẽ thấp hơn không đáng kể so với các tốc độ đã đề cập ở trên. Các tốc độ bít của kênh ở mức cao có thể đạt được bằng việc sử dụng một kỹ thuật truyền dẫn đa mã. Phần bổ sung cho DPCCH phải được đàm phán khi thiết lập kết nối và đàm phán lại trong quá trình truyền để thích ứng với các điều kiện truyền dẫn khác nhau. Cơ bản có hai loại kênh vật lý riêng đường xuống: kênh chứa TFCI (cho nhiều dịch vụ đồng thời ) và kênh chứa TFCI (cho các dịch vụ bit cố định ).

Số liệu1,NSố liệubit TPC,NTPCbit TFCI,NFTCIbit Số liệu2,NSố liệu2bit Hoa tiêu,Nhoa tiêu bit

Khe #0 Khe #1 Khe #i Khe #14

Tkhe=2560 chip,10 x 2k bit(k=0,...7)

a, Sơ đồ khối truyền dẫn đa mã cho DPDCH đường xuống

a, Sơ đồ khối truyền dẫn đa mã cho DPDCH đường xuống

b, Khuôn dạng khe thời gian đường xuống cho truyền dẫn đa mã

b, Khuôn dạng khe thời gian đường xuống cho truyền dẫn đa mã

Hình 2.10. Truyền dẫn đa mã cho DPCH đường xuống

Đối với các khuôn dạng sử dụng TFCI, giá trị TFCI trong từng khung vô tuyến tương ứng với một tổ hợp nhất định của các tốc độ bit của các DCH hiện được sử dụng. Tương quan này được đàm phán (hay đàm phán lại ) tại mọi thời điểm bổ sung

Các khe đường xuống chứa các kí hiệu hoa tiêu với các mẫu được định nghĩa cho Nhoa tiêu = 2, 4, 8 và 16 bit. Đối với từng mẫu, các giá trị bit thay đổi theo từng khe để tạo nên một mẫu hoa tiêu cho phép xác định biên giới khung và đánh giá kênh.

Khi tổng tốc độ bít sẽ truyền trên một CCTrCH đường xuống vượt quá tốc độ cực đại của kênh vật lý đường xuống thì phát đa mã sẽ được sử dụng: nhiều DPCH đường xuống được phát đồng thời cho một CCTrCH sử dụng cùng hệ số trải phổ. Trong trường hợp này thông tin điều khiển lớp 1 được đặt chỉ ở DPCH thứ nhất. Các DPCH khác thuộc cùng một CCTrCH sẽ không phát bất kỳ số liệu nào trong khoảng thời gian tương ứng dành cho DPCCH (xem hình 2.9).

Khi sử dụng nhiều kênh CCTrCH dạng kênh riêng cho một UE, có thể sử dụng các hệ số trải phổ khác nhau cho từng CCTrCH và chỉ một DPCCH được phát cho chúng ở đường xuống.

Một phần của tài liệu Cấu trúc máy thu RAKE cho WCDMA (Trang 50 - 53)

Tải bản đầy đủ (DOC)

(92 trang)
w