4 Định thời và Đồng bộ (Timing and Synchronization)
3.5 Điều chỉnh tần số dương (con trỏ AU-4)
cú bất cứ sự điều chỉnh tần số nào kể cả õm hoặc dương được phộp trong vũng ba khung tiếp theo (tức là khung số 4, 5 và 6, như chỉ ra trờn Hỡnh 3.6).
Hỡnh 3.6 cú thể được sử dụng để tổng kết cỏc chức năng vừa mụ tả trờn Hỡnh 3.5. Trong vớ dụ này giỏ trị con trỏ được giả thiết là 3 tại khung số 1. Trong khi truyền luồng bit của khung số 2 (sau khi cỏc byte con trỏ của khung số 2 được truyền đi) hệ thống phỏt hiện một luồng dữ liệu đến cú tốc độ thấp. Cỏc byte con trỏ sẵn sàng tiếp theo là cỏc byte của khung số 3. Tất cả 5 bit I trong từ mó (H1, H2) của khung số 3 phải bị đảo. Ba byte nhồi được đặt ngay sau byte H3 cuối cựng. Byte cuối cựng của VC-4 sẽ bị đẩy về bờn phải một vị trớ 3-byte do VC-4 này chứa ba byte nhồi (bổ sung). Byte J1 của VC-4 kế tiếp sẽ bắt đầu tại vị trớ thứ 4. Ta cần phải chỳ ý rằng mặc dự byte J1 nằm ở vị trớ (4 4 4) như chỉ ra trờn hỡnh này, giỏ trị con trỏ của khung số 5 là vụ nghĩa. Đầu thu khụng cần giỏ trị con trỏ này để thực hiện bất cứ chức năng nào liờn quan tới con trỏ. Núi cỏch khỏc, ở khung số 3, từ mó (H1, H2) chỉ được sử dụng để phỏt hiện sự đảo của trường bit I. Giỏ trị con trỏ của nú khụng cú nghĩa lý gỡ cả. Đối với 3 khung tiếp theo (4, 5 và 6), giỏ trị con trỏ phải được giữ nguyờn là 4 như trong vớ dụ này.
Tại đầu thu, mỏy thu giải mó giỏ trị độ lệch con trỏ và nú đạt được giỏ trị là 3 trong khi nhận khung STM-1 thứ nhất. Từ mó con trỏ này cú 5 bit I với giỏ trị "00001". Khi đú nú xỏc định khung tải tin VC-4 bắt đầu tại byte thứ 10 kể từ byte H3 cuối cựng. Tại khung STM-1 thứ 3, mỏy thu phỏt hiện cỏc bit I đó bị đảo từ (00001) sang (11110). Nú sẽ bỏ đi ba byte sau byte H3 cuối cựng do chỳng là cỏc byte nhồi được thờm vào luồng dữ liệu trong quỏ trỡnh điều chỉnh tần số. Mỏy thu cũng sẽ xỏc định lại khung tải tin VC-4 mới với byte J1 nằm ở byte thứ 13 kể từ byte H3 cuối cựng [được chỉ ra bởi vựng nột đậm thứ 3 của Hỡnh 3.5.]
Hỡnh 3.6:Điều chỉnh tần số dương (con trỏ AU-4)
Từ vớ dụ này cú thể thấy rằng độ lệch con trỏ đó tăng từ giỏ trị 3 tại khung STM-1 số 1 lờn giỏ trị 4 tại khung STM-1 số 3. Do đú, cỏc bit lẻ của trường độ lệch con trỏ của từ con trỏ (H1, H2) được gọi là cỏc bit tăng, hay bit I (xem Hỡnh 3.3).
Điều chỉnh tần số õm
Kế tiếp, khỏi niệm và ứng dụng của điều chỉnh tần số õm sẽ được thảo luận bằng việc tham khảo tới Hỡnh 3.7. Tại khung STM-1 số 1, nếu (H1, H2)=(0110100000000011), tức là giỏ trị độ lệch con trỏ là 3 thỡ tải tin VC-4 sẽ bắt đầu tại byte thứ 10 kể từ byte H3 cuối cựng [ở đõy N = 10≡ 3ì3+1 từ (3.1)]. Lưu ý rằng giỏ trị con trỏ này tạo ra chuỗi 5 bit D cú giỏ trị (00001). Khung tải tin VC-4 9ì261 (hay 2349) byte được chỉ ra bởi vựng đậm nột của Hỡnh 3.7. Bõy giờ, nếu ta giả thiết rằng khung tải tin đầu tiờn đang được truyền đi và khung tải tin thứ hai đang được hỡnh thành và hệ thống phỏt hiện ra luồng tớn hiệu đến cú tốc độ nhanh hơn tốc độ biểu kiến của nú. Điểm phỏt hiện được chỉ ra bởi dấu "X" tại thời điểm t=tf (f viết tắt của faster) của khung tải tin của Hỡnh 3.7. Cỏc hoạt động diễn ra tại đầu phỏt và đõu thu sẽ được mụ tả như sau: Tại đầu phỏt, cỏc bit D của (H1, H2) của khung STM1-1 thứ 3 phải bị đảo từ (00001) sang (11110) như chỉ ra trờn Hỡnh 3.7 hay Hỡnh 3.8. Do luồng dữ liệu vào nhanh hơn tốc độ biểu kiến, bộ nhớ đệm của hệ thống sẽ bị tràn nờn mỏy phỏt phải tỡm cỏch nào đú trỏnh được tỡnh trạng tràn cho bộ nhớ đệm để truyền lượng thụng tin này. Bất cứ thời điểm nào khi bộ nhớ đệm bị tràn thỡ hệ thống sẽ dẫn tới mất mỏt một số bit thụng tin và chất lượng truyền dẫn bị giảm. Trong cỏc tiờu chuẩn SDH, để thuận lợi người ta quyết định sử dụng vị trớ 3 byte H3 để giải quyết yờu cầu điều chỉnh tần số õm. Khoảng thời gian được cấp phỏt cho việc truyền 3 byte H3 sẽ khụng được sử dụng để truyền cỏc byte H3 (được chỉ ra bởi cỏc byte nhồi õm trong VC-4 thứ 2 trờn Hỡnh 3.7). Thay vỡ điều đú, khoảng thời gian ba byte này được sử dụng để truyền tải tin. Điều này sẽ cho phộp bộ nhớ đệm nằm dưới mức ngưỡng tràn của nú và được chỉ ra bởi vựng
3.3. CON TRỎ (H1, H2) 61