Kênh vật lý chung đường xuống

Một phần của tài liệu công nghệ và quy hoạch mạng w - cdma (Trang 62 - 67)

Kênh hoa tiêu chung (CPICH)

Kênh hoa tiêu chung là kênh vật lý đường xuống có tốc độ cố định để mang chuỗi bit/ký hiệu đã được định nghĩa trước.

Khe #0 Khe #1 Khe #i Khe #14

Số liệu 1 TPC TFCI Số liệu 2 Hoa tiêu

Ndata bit NTPC bit NTFCI bit Ndata2 bit Npilot bit DPDCH DPCCH DPDCH DPCCH

Tslot = 2560 chip, 10.2k bit (k = 0..7)

Hình 4.12. Cấu trúc khung của DPCH đường xuống. Một khung vô tuyến Tf = 10ms

Có hai kiểu kênh hoa tiêu chung là kênh hoa tiêu chung sơ cấp và kênh hoa tiêu chung thứ cấp, phân biệt về lĩnh vực sử dụng và các hạn chế đối với tính năng vật lý của chúng.

- Kênh hoa tiêu chung sơ cấp : Được ngẫu nhiên hóa bởi mã ngẫu nhiên sơ cấp và luôn được sử dụng cùng một mã định kênh. Mỗi ô có một kênh và chúng được phát quảng bá trên toàn bộ ô.

- Kênh hoa tiêu chung thứ cấp : Mã ngẫu nhiên hóa có thể là sơ cấp hoặc thứ cấp và sử dụng mã định kênh tuỳ ý. Một ô có thể không có hoặc có nhiều kênh. Chúng chỉ được phát trong một phần ô.

Kênh vật lý điều khiển chung sơ cấp (P-CCPCH)

Là kênh vật lý đường xuống có tốc độ cố định (30 kbit/s) đưọc sử dụng để mang BCH.

Khe #0 Khe #1 Khe #i Khe #14

Chuỗi ký hiệu đã được định nghĩa trước

Tslot = 2560 chip, 20 bit = 10 ký hiệu

Hình 4.13. Cấu trúc khung của DPCH đường xuống Một khung vô tuyến T

Kênh vật lý điều khiển chung thứ cấp (S-CCPCH)

Kênh vật lý điều khiển chung thứ cấp sử dụng để mang thông tin FACH và PCH. Có hai kiểu kênh S-CCPCH là kiểu có mang TFCI và kiểu không mang TFCI.

Kênh đồng bộ (SCH)

Khe #0 Khe #1 Khe #i Khe #14

Số liệu 18 bit

T

slot = 2560 chip, 20 bit

Hình 4.14. Cấu trúc khung của kênh vật lý điều khiển chung sơ cấp Một khung vô tuyến Tf = 10ms

Tx tắt 256 chip

Khe #0 Khe #1 Khe #i Khe #14

Số liệu Ndata bit

Tslot = 2560 chip, 20.2k bit (k = 0..6)

Hình 4.15. Cấu trúc khung của S-CCPCH Một khung vô tuyến Tf = 10ms

TFCI N

Kênh đồng bộ là kênh mang tín hiệu tìm ô ở đường xuống. SCH gồm hai kênh con là SCH sơ cấp và SCH thứ cấp. Các khung 10ms của SCH sơ cấp và thứ cấp được chia thành 15 khe, mỗi khe dài 2560 chip.

SCH sơ cấp gồm một mã đồng bộ sơ cấp PSC (Primary Synchronization) được điều chế 256 chip, mã đồng bộ sơ cấp như nhau trong mọi ô hệ thống. SCH thứ cấp gồm 15 chuỗi mã được điều chế có độ dài 256 chip. Các mã đồng bộ thứ cấp (Secondary Synchrization Code) phát đồng thời với SCH sơ cấp. Mỗi SSC được chọn từ tập của 16 mã dài 256. Chuỗi này ở SCH thứ cấp chỉ thị mã ngẫu nhiên đường xuống của ô thuộc nhóm mã nào.

Kênh vật lý dùng chung đường xuống (PDSCH)

Kênh vật lý dùng chung đường xuống (PDSCH) được sử dụng để mang kênh dùng chung đường xuống. PDSCH luôn được dùng chung với nhiều kênh khác trên cơ sở ghép kênh theo mã.

ac p acs1.0 ac p acs1.1 ac p acs1.14 SCH sơ cấp SCH thứ cấp 256 chip 2560 chip

Một khung vô tuyến SCH 10ms

Khe #0 Khe #1 Khe #14

. . . .

Hình 4.16. Cấu trúc khung kênh đồng bộ ac

p : Mã đồng bộ sơ cấp (Primary Synchrization Code) ac

s

Kênh chỉ thị bắt (AICH)

Kênh chỉ thị bắt được sử dụng để mang thông tin chỉ thị bắt. Chỉ thị bắt AIs tương ứng với một chữ ký s trên kênh PRACH hoặc PCPCH. AICH gồm một chuỗi lặp của 15 khe truy nhập liên tiếp (AS = Access Slot), mỗi khe dài 40 bit. Mỗi khe gồm hai phần : phần chỉ thị bắt (AI) gồm 32 giá trị thực a0,a1,..,a31 và một phần không sử dụng gồm 8 giá trị thực a32,a33,..a39.

Kênh chỉ thị tìm gọi (PICH)

Khe #0 Khe #1 Khe #i Khe #14

Số liệu N

data bit

Tslot = 2560 chip, 20.2k bit (k=0..6)

Hình 4.17. Cấu trúc khung của PDSCH Một khung vô tuyến Tf = 10ms

AS #0 AS #1 AS #i AS #0 AS #14 a1 a2 a30 a31 a32 a33 a38 a39 Phần AI Phần không sử dụng 5120 chip, 40 bit 20ms AS #0 AS #14

Kênh chỉ thị tìm gọi là kênh vật lý có tốc độ cố định được sử dụng để mang các chỉ thị tìm gọi (PI). Một khung PICH dài 10ms chứa 300 bit, trong đó 288 bit được sử dụng để mang thông tin, 12 bit còn lại không được định nghĩa.

Một phần của tài liệu công nghệ và quy hoạch mạng w - cdma (Trang 62 - 67)

Tải bản đầy đủ (DOC)

(91 trang)
w