e. Bộ kết hợp cảnh báo
2.4.6.3. Phần Modem tốc độ cao
a. Mạch mã hóa - giải mã bao gồm các bộ biến đổi tương tự sang số
(A/D) và số sang tương tự (D/A) với các bộ lọc bên trong, được thiết kế đặc biệt để xử lý các tín hiệu băng tần thoại tối ưu.
* Trong chế độ thu, tín hiệu RXBB_RT đi qua đầu vào của chuyển mạch kiểm tra và đầu vào bộ khuếch đại và được xử lý ở bộ A/D, ALTIN. Kết quả là dòng dữ liệu xuất hiện ở đầu ra dữ liệu nối tiếp DOUT và được truyền tới đầu vào DR0 của DSP.
* Trong chế độ phát, dòng dữ liệu nhận được từ đầu ra DT0 của DSP đưa tới đầu vào dữ liệu nối tiếp DIN được biến đổi thành tín hiệu tương tự xuất hiện ở các đầu ra khác nhau, OUTM và OUTP. Tín hiệu được khuếch đại sau đó kết nối tới mô đun IF/AUDIO thông qua chuyển mạch kiểm tra đầu ra, bởi đường truyền TXXB_RT.
* Các chuyển mạch kiểm tra đầu vào và đầu ra được điều khiển bởi tín hiệu DSP LOOPBACK, tín hiệu này cho phép đóng một vòng lặp tương tự trong các hoạt động tự kiểm tra và bảo trì.
b. Chíp DSP (digital signal processing- xử lý tín hiệu số), Các thiết bị
RAM hai cổng trên chip. Việc định địa chỉ của các bộ nhớ bên ngoài được thực hiện dễ dàng bởi chip giải mã của các đường địa chỉ để tạo ra các tín hiệu chọn khối nhớ. Bộ vi xử lý cũng tạo ra các tín hiệu định thời và tín hiệu đồng hồ từ tín hiệu đồng hồ DSP 24.576 được cung cấp bởi bộ điều khiển FPGA ở đầu vào CLKIN.
* Giao tiếp giữa DSP và các hệ thống con mô đun khác được thực hiện bởi bus dữ liệu DSP và được kết hợp với bus địa chỉ DSP ADDR.
* Việc chuyển dữ liệu giữa DSP và bộ mã hóa, giải mã được thực hiện thông qua USART 0; DSP cũng cung cấp các tín hiệu định thời cần thiết để đồng bộ chuyển dữ liệu.
* Bộ nhớ flash DSP. Bộ nhớ này để lưu mã chương trình DSP và các
bảng
* RAM DSP được sử dụng để lưu tạm thời các biến, các bảng và dữ
liệu được tạo ra khi chạy chương trình DSP.