Kết quả thử nghiệm

Một phần của tài liệu Nghiên cứu modun truyền và nhận tín hiệu qua đường dây truyền tải điện (Trang 70 - 73)

Mạch ASK chống nhiễu rất kĩm, dữ liệu thu được chỉ tốt khi biớn độ nhiễu cực

đại nhỏ hơn 25-30 % biớn độ cực tiểu của súng mang. Về lý thuyết thỡ tốc độ bit lớn nhất đạt được lă f0 /2 (với f0 lă tần số súng mang) nhưng thực tế khi thực hiện trớn mạch cũn phụ thuộc văo sự trễ trớn cõc bộ lọc vă mạch tõch súng vỡ thế, tốc độ bit thực tế lại thấp hơn rất nhiều, chỉđạt được tối đa lă 1/50 f0 . Đối với sơđồ trớn vă tần số hoạt động lă 1.2 MHz tốc độ tối đa đạt được khi thử nghiệm văo khoảng 10-12 kbps.

Với tần số thử nghiệm thấp (khoảng 200 - 600kHz) thỡ nhiễu trớn đường điện khụng cao nớn chất lượng truyền dẫn của ASK lă khõ tốt. Nhưng ở tần số cao hơn (khoảng 1.2MHz - 3MHz) thỡ nhiễu trớn lưới điện lă khõ mạnh, do đú chất lượng truyền dẫn của ASK giảm sỳt nhanh chúng.

Cựng với một sơ đồ khuếch đại phõt, súng mang tần số cao sẽ truyền đi xa hơn súng mang tần số thấp. Tuy nhiớn, khi thử với tần số súng mang 2 - 3MHz thỡ sự

khuếch đại ở bớn thu lại bị hạn chế do vấn đề tự kớch, nếu khuếch đại lớn qũ thỡ hiện tượng đú sẽ xảy ra vă lăm mạch khụng hoạt động.

Dạng dữ liệu văo mõy phõt

Dạng súng ở mõy thu sau bộ lọc

Dạng dữ liệu ra sau khi tõch súng

Dạng dữ liệu ra sau khi qua mạch sửa

Hỡnh 2.19 Dng tớn hiu đo được mõy phõt vă thu 2.3.2 Điu chế vă gii điu chế FSK

1.Vũng khõ pha (Phase locked loop - PLL)

Vũng khõ pha đúng vai trũ quan trọng trong kỹ thuật vụ tuyến điện, trong kỹ

thuật truyền số liệu cũng như trong kỹ thuật đo lường. PLL được dựng để tổng hợp tần số, đểđiều chế, giải điều chế tớn hiệu. Nguyớn lý hoạt động của PLL được chỉ ra trớn hỡnh 2.20. PLL hoạt động theo nguyớn tắc vũng điều khiển. Mạch so pha của PLL nhận cõc tớn hiệu fV vă f0, so sõnh pha vă tần số của f0 với pha vă tần số của fV, tạo ra điện õp sai biệt tương ứng ở ngừ ra, điện õp năy được lọc thụng thấp vă đưa

đến ngừ văo điều khiển vừa mạch VCO sao cho bất kỳ sai biệt năo về tần số hay pha giữa fV vă f0 đều được suy giảm liớn tục cho đến khi bằng 0, lỳc năy vũng đờ

được khõ (Hỡnh 2.20).

Hỡnh 2.20 Mch vũng khõ pha PLL cơ bn

Hiện nay cú cõc loại IC PLL chớnh lă CMOS 4046B, NE565, NE567 vă đặc biệt lă NE564 (lă một vi mạch chuyớn dụng cho điều chế vă giải điều chế). Với yớu cầu về tần số cỡ 1MHz, điều chế vă giải điều chế FSK, FM nớn ta lựa chọn 4046 do khõ

đa năng vă phổ biến. (NE564 mạnh hơn vă nhiều ưu điểm hơn nhưng lại rất khú tỡm mua trớn thị trường). IC CMOS 4046B lă mạch PLL thụng dụng nổi tiếng. Bớn

hai đầu văo (chđn 3 vă chđn 14). PC2 cú dạng một mạch hai trạng thõi bền kớch khởi cạnh bằng tớn hiệu logic với ngừ ra 3 trạng thõi. Mạch PC2 được kớch khởi bởi cõc dạng súng khụng đối xứng trớn cõc chđn 3 vă 14. Mạch PC2 cú tần số rất rộng nhưng khả năng chống nhiễu khụng tốt. Mạch VCO bớn trong được điều khiển bằng

điện õp cú tần số lớn tới 1.3MHz. Tần số dao động của mạch VCO được xõc định bởi điện õp ngừ văo (chđn 9), giõ trị tụ điện dao động C0 (chđn 6 vă 7) vă điện trở

tần số cực đại R1 (chđn 11), điện trở tần số cực tiểu R2 (chđn 12).

Vi mạch 4046 cú thể được sử dụng để điều chế FSK, FM, giải điều chế FSK, FM, BPSK. Vỡ thế vi mạch năy được sinh viớn lựa chọn dựng trong việc điều chế vă giải điều chế tớn hiệu số vă tớn hiệu tương tự của mạch điện PLC.

Một phần của tài liệu Nghiên cứu modun truyền và nhận tín hiệu qua đường dây truyền tải điện (Trang 70 - 73)