Hĩ vi mách PML ( Programmable Macro Logic).

Một phần của tài liệu Tài liệu Ứng dụng Vi mạch số lập trình, chương 5 ppt (Trang 28 - 31)

Hĩ vi mách được cođng ty Signetics sử dúng câu trúc mới gĩi là “foldback” (gâp veă). Mách logic “foldback” sử dúng moơt coơng NAND đơn hay mạng NOR kêt hợp với moơt câu trúc lieđn kêt laơp trình trung tađm cho phép thực hieơn nhieău mức logic khác nhau đeơ lieđn kêt với macro ngỏ vào và ngỏ ra. Như trong hĩ vi mách PML, moơt mạng NAND được sử dúng vì coơng NAND có tôc đoơ truyeăn nhanh nhât trong cođng ngheơ lưỡng cực.

Từ khóa macro đeơ tham khạo moơt khôi chức naíng và có theơ xác định moơt tín hieơu ngỏ vào, moơt coơng đeơm ngỏ ra hay bât cứ moơt hàm logic nào như FF, mách đêm hay mách toơ hợp. Cođng ty Signetics phađn lối các macro như sau: ngỏ vào là macro ngỏ vào, macro ngỏ ra và những khôi chức naíng khác như thanh ghi hay mách toơ hợp thì gĩi là macro chức naíng. Macro cụa hĩ ML mođ tạ ở hình 3.13. So với câu trúc mạng AND – OR cụa các hĩ IC PAL và FPLA thì câu trúc mạng NAND phức táp hơn. Đeơ đơn giạn cho vieơc tìm hieơu, xét ví dú sau:

Hình 3.14 a trình bày moơt mách logic đơn giạn sử dúng câu trúc AND – OR cụa hĩ vi mách PAL và hình 3.14 b sử dúng câu trúc NAND – NAND với chức naíng tương tự nhưng có ưu đieơm là khođng bị giới hán với các hàm có hơn 2 câp logic. Maịc khác, câu trúc cụa PML taơn dúng tôi đa các coơng logic và các khạ naíng hốt đoơng cụa vi mách.

Ví dú như ở hĩ PAL và FPLA khi caăn theđm moơt biên ở ngỏ vào sẽ chĩn đường tín hieơu ngỏ ra xem như moơt đường tín hieơu ngỏ vào, do đó sẽ làm taíng thời gian truyeăn và lãng phí moơt ngỏ ra. Đôi với hĩ PML thì tât cạ các ngỏ vào cụa coơng NAND được sử dúng như là ngỏ vào cụa tín hieơu và các hàm logic được thực hieơn với câu trúc 3 câp logic. Vi mách đái dieơn cho

hĩ PML là PLHS 501 có câu táo goăm 72 coơng NAND trong đó có 44 coơng NAND được dùng đeơ hoê trợ cho macro ngỏ ra. Vi mách có 24 ngỏ vào, 8 coơng đeơm XOR ở ngỏ ra với 4 coơng tác đoơng ở mức thâp , có 4 coơng tác đoơng ở mức cao và có 8 đường dữ lieơu 2 chieău. Vi mách có 52 chađn với kieơu chađn theo dáng PLCC. Hình 3.15 trình bày câu trúc cụa PLHS 501 .

Các coơng đeơm ngỏ ra 3 tráng thái được đieău khieơn baỉng từng coơng NAND rieđng đeơ táo neđn tính linh hốt trong thiêt kê.

Mạng NAND MxN

Hình 3.13 . Sơ đoă logic laơp trình macro Ngỏ vào macro 1 Ngỏ ra macro 0 Ngỏ ra macro 0 Hàm macro

a) b)

Hình 3.14. Mách logic sử dúng câu trúc “ flodback”

Hình 3.15 . Mách laơt RS và D sử dúng câu trúc PML b) Mách laơt D

Một phần của tài liệu Tài liệu Ứng dụng Vi mạch số lập trình, chương 5 ppt (Trang 28 - 31)

Tải bản đầy đủ (PDF)

(41 trang)