0

giảm papr bằng phƣơng pháp companding 5

Đồ án tốt nghiệp các phương pháp giảm tỷ số công suất đỉnh trên trung bình trong OFDM

Đồ án tốt nghiệp các phương pháp giảm tỷ số công suất đỉnh trên trung bình trong OFDM

Điện - Điện tử - Viễn thông

... 73 5. 5.1 Đƣờng cong nén nén µ- 255 73 5. 5.2 Tín hiệu OFDM phía phát 73 5. 5.3 Tín hiệu OFDM phía phát sau nén .74 5. 5.4 Tín hiệu OFDM sau qua kênh truyền 75 5 .5. 5 Tín ... 64 5. 2 Kết mô phƣơng pháp PTS . 65 5.3 Kết mô phƣơng pháp giảm PAPR phƣơng pháp companding Matlab Simulink 66 5. 3.1 Thử nghiệm kênh truyền có nhiễu AWGN 66 5. 3.2 Thử nghiệm ... thuật cho phƣơng pháp SLM thích ứng Hình SLM thích ứng 3.3 .5 Phƣơng pháp hoán vị ( interleaving ) [6] [3] Hoán vị phƣơng pháp giảm PAPR làm méo dạng tín hiệu Mở rộng phƣơng pháp ta có phƣơng pháp...
  • 91
  • 827
  • 2
Thiết kế bộ lọc phần tử (particle filtering) xử lý tín hiệu trên nền công nghệ FPGA

Thiết kế bộ lọc phần tử (particle filtering) xử lý tín hiệu trên nền công nghệ FPGA

Kỹ thuật

... giả lập Matlab FPGA vii 27 28 33 33 37 37 37 39 41 41 42 42 43 43 44 44 44 45 45 45 45 46 46 49 51 51 51 52 53 54 61 62 65 3.3.1 Giao di n 3.3.2 Giao di n thi t k b lọc ph n t c lượng trạng thái ... Variance Mean(Variance) Mean(Variance) 10 .50 39 (7.3 154 ) 5. 9248 (2.0799) 8. 055 (7.9011) 4. 757 3 (1.6272) 6.4424 (5. 1393) 4.2446 (1.0417) 4. 759 7 (3.4761) 2.47 35 (0 .59 3 85) Bảng 1.2 So sánh nhiễu phép đo ... UPF Mean(Variance) Mean(Variance) 200 6.04 05 (7.6 858 ) 3.3648 (2. 758 6) 100 4.9402 (4 .57 7) 3.2987 (0.68241) 50 5. 697 (4.69 85) 2.94 (1.2039) 30 5. 7733 (5. 1632) 3.2636 (0.69807) Bảng 1.4 So sánh số...
  • 96
  • 828
  • 0
Tài liệu ĐỀ TÀI: THIẾT KẾ BỘ ĐO VÀ KHỐNG CHẾ NHIỆT ĐỘ, HIỂN THỊ LCD . docx

Tài liệu ĐỀ TÀI: THIẾT KẾ BỘ ĐO VÀ KHỐNG CHẾ NHIỆT ĐỘ, HIỂN THỊ LCD . docx

Báo cáo khoa học

... C=15pf 256 Có đầu số: N= xVin.; Vin.100 T0 cần đo= với K hệ số khuếch đại qua IC LM 358 K d, nguyên lý hoạt động DB0- DB7: lối số, liệu chuyển đổi xuất 8bit Bộ biến đổi có độ phân giải 5/ 256 =19 ,53 ... hàm mũ với nhiệt độ +LM1 35, LM 35 Ngõ điện áp Độ nhạy 10mv/10C Sai số cực đại 1 ,50 C nhiệt độ lớn 1000C Phạm vi sử dụng :00 C=>1000 C 2> Khuếch đại LM 358 ; a, cấu tạo LM 358 gồm có khuếch đại thuật ... TRONG ĐỒ ÁN 1.trong khối cảm biến: có LM 35; 2.Trong khối điều chế khuếch đại: LM 358 ; 3.Trong khối chuyển đổi: ADC 0804; 4.Trong khối xử lý trung tâm: AT89C52; 5. khối hiển thị: LCD ; 6.Khối điều khiển...
  • 16
  • 989
  • 1
Thiết kế bộ điều chế   giải điều chế QPSK trên FPGA

Thiết kế bộ điều chế giải điều chế QPSK trên FPGA

Thạc sĩ - Cao học

... RJ 45 Biến áp luồng E1 IC Giao tiếp luồng E1 (DS21348T) FPGA thực QPSK (XC3S500E) A/D Hình 3.1 Sơ đồ khối phần cứng Trong sơ đồ trên, phần cứng thiết kế tuyến thu phát bảng mạch Đầu vào cổng RJ 45 ... thay cho liệu thực tế 2.3 .5 Mô thiết kế điều chế QPSK Bộ điều chế QPSK FPGA lập trình ngôn ngữ mô tả phần cứng VHDL, Hình 2.20 minh họa kết mô phần mềm mô ModelSim 15 Dữ liệu kênh I RRC kênh ... hiệu thiết thực Giảm thiểu độ rủi ro so với thiết kế hoàn toàn phần cứng Điều quan trọng thiết kế lần dùng lại, có phần mềm hỗ trợ mô trước thực phần cứng Đó lợi ích mà phương pháp thiết kế mang...
  • 26
  • 942
  • 0
Thiết kế bộ đo và khống chế nhiệt độ hiển thị trên máy tính

Thiết kế bộ đo và khống chế nhiệt độ hiển thị trên máy tính

Điện - Điện tử

... biu ( 255 i vi ch 8bit v 655 35 i vi ch 16bit) TR1: bit cho phộp timer/counter hot ng m hoc dng TF0: C ngt ca timer/countet 0, =1 bỏo hiu timer/counter ó m vt quỏ tr ln nht m nú cú th biu ( 255 i ... in ỏp ngun nuụi l 5V thỡ tớn hiu đàu vo cc i l 5V; - tt c cỏc tớn hiu u tng thớch mứcTTL; - Dũng tiờu th nh, c 1.9ma Hỡnh dois mụ t mch A/D ng dng vi mch ADC0804 o nhit t LM 35 S mch bin i A/D ... timer/countet 0, =1 bỏo hiu timer/counter ó m vt quỏ tr ln nht m nú cú th biu ( 255 i vi ch 8bit v 655 35 i vi ch 16bit) TR0: bit cho phộp timer/counter hot ng m hoc dng IE1: C ngt ca ngt ngoi IT1:...
  • 34
  • 587
  • 0
Thiết kế bộ đo và khống chế nhiệt độ hiển thị bằng led 7 đoạn

Thiết kế bộ đo và khống chế nhiệt độ hiển thị bằng led 7 đoạn

Điện - Điện tử - Viễn thông

... di n +5V Chõn V ref/2 c dựng thc hin cỏc in ỏp u khỏc n +5V Vref/2 (V) H 2.0 1 .5 1.28 1.0 0 .5 Vin (V) Kớch thc bc (mV) 05 04 03 2 .56 02 01 5/ 256 = 19 .53 4/ 256 = 15. 62 3/ 256 = 11.71 2 .56 / 256 = ... ca AT89C51 INT1\ INT0\ SERIAL PORT TEMER0 TEMER1 TEMER2 8032\8 052 128 byte RAM 8032\8 052 INTERRUPT CONTROL OTHER REGISTER 128 byte RAM ROM 0K: 8031\8032 4K:8 951 8K:8 052 TEMER2 8032\8 052 TEMER1 ... LM 35: + in ỏp ngun t -0.2V n +35V + in ỏp t -1V n +6V + Di nhit o c t -55 C n + 150 C + in ỏp u thay i 10mV mi cú s thay i 1C Phn II Ni dung Lu thut toỏn chng trỡnh Trng H Cụng Nghip H Ni 15...
  • 24
  • 1,018
  • 1
thiết kế bộ đo và khống chế nhiệt độ hiển thị lên màn hình máy vi tính

thiết kế bộ đo và khống chế nhiệt độ hiển thị lên màn hình máy vi tính

Điện - Điện tử - Viễn thông

... cho dao động ADC0804 R6=10k Ω C1=15pf 256 Có đầu số: N= xVin.; d, nguyên lý hoạt động ¾ DB0- DB7: lối số, liệu chuyển đổi xuất 8bit Bộ biến đổi có độ phân giải 5/ 256 ¾ RD :là chân điều khiển đọc ... điện tử tự lỗ trống tăng lên theo quy luật hàm mũ với nhiệt độ +LM1 35, LM 35 Ngõ điện áp Độ nhạy 10mv/10C Sai số cực đại 1 ,50 C nhiệt độ lớn 1000C Phạm vi sử dụng :00 C=>1000 C 3> chuyển đổi tƣơng ... TRONG ĐỒ ÁN 1.trong khối cảm biến: có LM 35; 2.Trong khối chuyển đổi: ADC 0804; 3.Trong khối xử lý trung tâm: AT89C52; 4.khối hiển thị : hình máy tính 5. Khối điều khiển (khống chế): hệ thống phím...
  • 17
  • 656
  • 0
thiết kế bộ đo và khống chế nhiệt độ, hiển thị lcd

thiết kế bộ đo và khống chế nhiệt độ, hiển thị lcd

Điện - Điện tử - Viễn thông

... delay ( 150 ); ADC_RW=1;; Lớp CĐ_ĐT2_K9 16 Trường ĐHCN HÀ NỘI Đồ án VĐK delay( 150 ); } void delay30ms(void) {int z; for(z=0;z code chương trình #include #include...
  • 19
  • 858
  • 0
đồ án thiết kế bộ đo và khống chế nhiệt độ, hiển thị lcd

đồ án thiết kế bộ đo và khống chế nhiệt độ, hiển thị lcd

Điện - Điện tử - Viễn thông

... IC ổn áp LA78 05 • LA78 05 IC ổn áp 5V • LA7808 IC ổn áp 8V • LA7809 IC ổn áp 9V • LA7812 IC ổn áp 12V Họ IC78 cho dòng tiêu thụ khoảng 1A trở xuống, ráp IC mạch U in > Uout từ đến 5V IC phát huy ... với giá trị ADClà Với Vref=5V, giá trị ADC từ đến 1024, lấy tròn 1000 mức Mỗi giá trị ADC ứng với 5V/1000= mV Vậy giá trị ADC ứng với 0.5C Muốn tăng độ phân giải ADC ta giảm Vref 3.Hiển thị LCD ... mà kết ghi vào ADLAR=0 15 14 13 12 11 10 ADCH ADCL ADC7 ADC6 ADC5 ADC4 ADC3 ADC2 ADC9 ADC8 ADC1 ADC0 ADLAR=1 15 14 13 12 11 10 ADCH ADC9 ADCL ADC1 ADC8 ADC0 ADC7 ADC6 ADC5 ADC4 ADC3 ADC2 Khi đọc...
  • 25
  • 995
  • 7
Báo cáo khoa học:

Báo cáo khoa học: "MỘT SỐ VẤN ĐỀ TRONG THỰC TẾ THIẾT KẾ KẾT CẤU MẶT ĐƯỜNG MỀM SỬ DỤNG TIÊU CHUẨN THIẾT KẾ HIỆN HÀNH VÀ GIẢI PHÁP" ppsx

Báo cáo khoa học

... – May 1998 [5] Quy trình thi công nghiệm thu mặt đường bê tông nhựa – 22TCN 249-98 [6] Tiêu chuẩn thiết kế áo đường mềm – 22TCN 274-01 [7] Đường ôtô yêu cầu thiết kế – 22TCN 4 054 20 05 [8] Báo ... 1.8 1.8 Mục đích nghiên cứu: Xây dựng phân ≥ trục Chung cho xe có mooc 1 .58 2.03 vùng vật liệu xây dựng đường ô tô phương pháp lựa chọn vật liệu lớp kết cấu áo 1.3 1.8 đường sở cấp đường dự án ... xi măng, từ nghiên cứu phát triển phương pháp tính toán thiết kế kết cấu mặt đường hỗn hợp (mặt đường nửa cứng) Mục đích nghiên cứu: Xây dựng phương pháp tính, lập toán đồ tra ứng suất chịu kéo...
  • 6
  • 1,504
  • 39
Thiết kế bộ đo và khống chế nhiệt độ hiển thị trên máy tính. pptx

Thiết kế bộ đo và khống chế nhiệt độ hiển thị trên máy tính. pptx

Báo cáo khoa học

... biu ( 255 i vi ch 8bit v 655 35 i vi ch 16bit) TR1: bit cho phộp timer/counter hot ng m hoc dng TF0: C ngt ca timer/countet 0, =1 bỏo hiu timer/counter ó m vt quỏ tr ln nht m nú cú th biu ( 255 i ... tự động, có nhiều phơng pháp để nghiên cứu khỏa sát vi điều khiênt 8 051 nhóm thực nhận thấy : ứng dụng vi điều khiênt 8 051 vào việc đo khống chế nhiệt độ tự động phơng pháp tối u Vì nhóm chúng ... IN+là 1.28V, đầu Dout 11111111, vi điều khiển nhạn đợc giá trị tơng ứng 255 14 Bài Tập Lớn Môn Vi Điều Khiển Nhóm Thực Hiện 15 Trng i hc CNHN Khoa Công Nghệ Kỹ Thuật Điện Tử Lớp Điện Tử 3-K3 -Phần...
  • 35
  • 370
  • 2
ứng dụng vi điều khiển thiết kế bộ đo và khống chế nhiệt độ hiển thị bằng led 7 đoạn

ứng dụng vi điều khiển thiết kế bộ đo và khống chế nhiệt độ hiển thị bằng led 7 đoạn

Điện - Điện tử - Viễn thông

... 2.0 1 .5 1.28 1.0 0 .5 Vin (V) Kớch thc bc (mV) 05 04 03 2 .56 02 01 5/ 256 = 19 .53 4/ 256 = 15. 62 3/ 256 = 11.71 2 .56 / 256 = 10 2/ 256 = 7.81 1/ 256 = 3.90 Bng Quan h in ỏp V ref/2 vi Vin + D0 - D7: D0 ... ca AT89C51 INT1\ INT0\ SERIAL PORT TEMER0 TEMER1 TEMER2 8032\8 052 128 byte RAM 8032\8 052 INTERRUPT CONTROL OTHER REGISTER ROM 0K: 8031\8032 4K:8 951 8K:8 052 128 byte RAM TEMER2 8032\8 052 TEMER1 ... P0.4/AD4 P0 .5/ AD5 P0.6/AD6 P0.7/AD7 XTAL2 LM 35 U3(VOUT) V=0.301831 29 30 31 RST P2.0/A8 P2.1/A9 P2.2/A10 P2.3/A11 P2.4/A12 P2 .5/ A13 P2.6/A14 P2.7/A 15 PSEN ALE EA U2 RV1 9% RV1(3) V=0.640379 R5 10k...
  • 24
  • 433
  • 0
Tóm tắt luận văn thạc sỹ ngành Kỹ thuật điện tử Thiết kệ bộ điều chế - giải điều chế QPSK trên FPGA

Tóm tắt luận văn thạc sỹ ngành Kỹ thuật điện tử Thiết kệ bộ điều chế - giải điều chế QPSK trên FPGA

Báo cáo khoa học

... RJ 45 Biến áp luồng E1 IC Giao tiếp luồng E1 (DS21348T) FPGA thực QPSK (XC3S500E) A/D Hình 3.1 Sơ đồ khối phần cứng Trong sơ đồ trên, phần cứng thiết kế tuyến thu phát bảng mạch Đầu vào cổng RJ 45 ... thay cho liệu thực tế 2.3 .5 Mô thiết kế điều chế QPSK Bộ điều chế QPSK FPGA lập trình ngôn ngữ mô tả phần cứng VHDL, Hình 2.20 minh họa kết mô phần mềm mô ModelSim 15 Dữ liệu kênh I RRC kênh ... hiệu thiết thực Giảm thiểu độ rủi ro so với thiết kế hoàn toàn phần cứng Điều quan trọng thiết kế lần dùng lại, có phần mềm hỗ trợ mô trước thực phần cứng Đó lợi ích mà phương pháp thiết kế mang...
  • 26
  • 495
  • 0
Thiết kế bố trí và vẽ 3D mô hình tàu du lịch vỏ compostie mang nét đặc trưng văn hóa Khánh Hòa

Thiết kế bố trí và vẽ 3D mô hình tàu du lịch vỏ compostie mang nét đặc trưng văn hóa Khánh Hòa

Cơ khí - Vật liệu

... 19 45. Năm 1941, Nh t em qn n óng t i Nha Trang.19-8-19 45, Vi t Nam Minh) cư p quy n t tay Nh t.Nhưng ch cl p ng minh h i (Vi t c hai tháng Pháp b lên Nha Trang ánh l y l i Khánh Hòa.Năm 1 955 , ... KHÁNH HỊA HI N NAY Tàu vân 05 -3- - Kích thư c Dài r ng cao 17x7x2m; Kích thư c m t thân dài x r ng 17x1.75m; Máy chính: Yanman, Nh t, cơng su t 2x 115Hp S c ch : 50 khách + thuy n viên T c hành ... dân Pháp Ngày 13 tháng năm 18 85, vua Hàm Nghi ban chi u C n Vương kêu g i nhân dân sĩ phu c nư c ch ng th c dân Pháp, giúp vua c u nư c Hư ng ng l i kêu g i ó, vào ngày 14 tháng 12 năm 18 85 nghĩa...
  • 44
  • 460
  • 0
thiết kế bộ đo và khống chế nhiệt độ hiển thị LCD

thiết kế bộ đo và khống chế nhiệt độ hiển thị LCD

Kỹ thuật

... C=15pf 256 Có đầu số: N= xVin.; Vin.100 T0 cần đo= với K hệ số khuếch đại qua IC LM 358 K d, nguyên lý hoạt động  DB0- DB7: lối số, liệu chuyển đổi xuất 8bit Bộ biến đổi có độ phân giải 5/ 256 =19 ,53 ... mũ với nhiệt độ +LM1 35, LM 35 Ngõ điện áp Độ nhạy 10mv/10C Sai số cực đại 1 ,50 C nhiệt độ lớn 1000C Phạm vi sử dụng :00 C=>1000 C 2> Khuếch đại LM 358 ; a, cấu tạo LM 358 gồm có khuếch đại thuật toán: ... k1 Nhóm 1.trong khối cảm biến: có LM 35; 2.Trong khối điều chế khuếch đại: LM 358 ; 3.Trong khối chuyển đổi: ADC 0804; 4.Trong khối xử lý trung tâm: AT89C52; 5. khối hiển thị: LCD ; 6.Khối điều khiển...
  • 16
  • 469
  • 3
đồ án môn vi điều khiển THIẾT kế bộ đo và KHỐNG CHẾ NHIỆT độ, HIỂN THỊ LCD

đồ án môn vi điều khiển THIẾT kế bộ đo và KHỐNG CHẾ NHIỆT độ, HIỂN THỊ LCD

Điện - Điện tử - Viễn thông

... delay ( 150 ); ADC_RW=1;; Lớp CĐ_ĐT2_K9 16 Trường ĐHCN HÀ NỘI Đồ án VĐK delay( 150 ); } void delay30ms(void) {int z; for(z=0;z code chương trình #include #include...
  • 19
  • 481
  • 3
Thiết kế bộ đo và khống chế nhiệt độ hiển thị bằng màn hình tinh thể lỏng (LCD)

Thiết kế bộ đo và khống chế nhiệt độ hiển thị bằng màn hình tinh thể lỏng (LCD)

Điện - Điện tử

... ngắt hay chọn ngắt theo sườn xuống Ngắt timer AT89S52 có Timer Timer Timer Timer Các Timer Timer 16 bit, giá trị đếm max 655 35 (đếm từ đến 655 35) .Ba timer có nguyên lý hoạt động hoàn toàn giống ... 89S52 để giải mã lệnh Khi thi hành chương trình ROM nội (89S52) PSEN mức thụ động( mức cao) f ALE (Address Latch Enable ) : Tín hiệu ALE chân 30 tương hợp với thiết bị làm việc vớicác xữ lý 858 5, ... chương trình 89S52 bị cấm chương trình thi hành từ EPROM mở rộng Người ta dùng chân EA làm chân cấp điện áp 21V lập trình cho EPROM 89S52 h SRT (Reset) : Ngõ vào RST chân ngõ reset 8 051 Khi tín hiệu...
  • 34
  • 403
  • 0
ĐỒ ÁN Thiết kế bộ đo và khống chế nhiệt độ phòng

ĐỒ ÁN Thiết kế bộ đo và khống chế nhiệt độ phòng

Điện - Điện tử - Viễn thông

... P2.4/A12 P2 .5/ A13 P2.6/A14 P2.7/A 15 rst 29 30 31 R11 PSEN ALE EA U3 10k C1 150 p R5 10k rd wr intr 10 19 vin CS RD WR CLK IN INTR A GND D GND VREF/2 CLK R VCC DB0(LSB) DB1 DB2 DB3 DB4 DB5 DB6 DB7(MSB) ... 20 18 17 16 15 14 13 12 11 P1.0/T2 P1.1/T2EX P1.2 P1.3 P1.4 P1 .5 P1.6 P1.7 P3.0/RXD P3.1/TXD P3.2/INT0 P3.3/INT1 P3.4/T0 P3 .5/ T1 P3.6/WR P3.7/RD 39 38 37 36 35 34 33 32 21 22 23 24 25 26 27 28 ... C=15pf 256 Có đầu số: N= xVin.; Vin.100 T0 cần đo= với K hệ số khuếch đại qua IC LM 358 K d, nguyên lý hoạt động  DB0- DB7: lối số, liệu chuyển đổi xuất 8bit Bộ biến đổi có độ phân giải 5/ 256 =19 ,53 ...
  • 23
  • 377
  • 0
Thiết kế bộ đo và hiển thị  nhiệt độ trên LCD và máy tính

Thiết kế bộ đo và hiển thị nhiệt độ trên LCD và máy tính

Đồ họa

... điện áp cho LM 35 hoạt động Chân Vout chân điện áp ngõ LM 35, đƣợc đƣa vào chân Analog ADC Chân GND chân mass LM 35      Có thể đảm bảo độ xác 0 .50 C ( + 250 C) Dải đo từ -55 0C đến + 150 0C Điện áp ... ghi bit vi điều khiển để lƣu lại giá trị nhiệt độ từ 0oC đến 255 0C, nhƣ biết, ghi bit chứa tối đa 256 (28) giá trị nguyên từ đến 255 , nhƣ mức nhiệt độ không nguyên nhƣ 28.123 0C không đƣợc ghi ... dụng ADC cho cảm biến nhiệt độ LM 35: Vout LM 35 đƣợc nối với kênh ADC AVR Điện áp tham chiếu Vref = 5V Hình 2.2 Sử dụng ADC kênh cho cảm biến LM 35 Điện áp Vout LM 35 thay đổi tuyến tính theo nhiệt...
  • 34
  • 3,498
  • 5
Thiết kế bộ nhận và điều khiển hệ thống san phẳng lasler bằng hệ suy luận mờ

Thiết kế bộ nhận và điều khiển hệ thống san phẳng lasler bằng hệ suy luận mờ

Kinh tế - Quản lý

... 45 4.3.4 Kết chạy mô 48 Chƣơng THỬ NGHIỆM VÀ ĐÁNH GIÁ KẾT QUẢ 51 5. 1 Phƣơng pháp tiến hành khảo nghiệm 51 5. 2 Kết đo đạc đánh giá hiệu thiết bị 52 Chƣơng ... Hình 4. 15: Điều khiển Fuzzy Logic dùng Rule Viewer 49 Hình 4.16: Đồ thị thể mặt phẳng sai số cho hai yếu tố đầu vào 50 Hình 5. 1: Phƣơng pháp đo độ cao mặt đồng .51 Hình 5. 2: Mối ... 56 6.1 Kết luận 56 6.2 Đề nghị 56 TÀI LIỆU THAM KHẢO 57 PHỤ LỤC 59 Phụ lục 1: Mã nguồn điều khiển hệ thống san phẳng 59 Phụ...
  • 22
  • 302
  • 0

Xem thêm