cấu trúc 1 hệ vi xử lý

Tài liệu Tài liệu Lập trình hệ thống - Chương 1: KIẾN TRÚC VÀ HOẠT ĐỘNG CỦA HỆ VI XỬ LÝ / MÁY TÍNH pptx

Tài liệu Tài liệu Lập trình hệ thống - Chương 1: KIẾN TRÚC VÀ HOẠT ĐỘNG CỦA HỆ VI XỬ LÝ / MÁY TÍNH pptx

... 74LS245 2 3 4 5 6 7 8 9 19 1 18 17 16 15 14 13 12 11 A1 A2 A3 A4 A5 A6 A7 A8 G DIR B1 B2 B3 B4 B5 B6 B7 B8 INT2 INT1 INT7 INT5 VCC INT6 INT4 INT0 1 2 3 4 5 6 11 12 8 INT3 8086 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 ... A1 A0 Địa chỉ Chọn chức năng R/W? 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 1 0 1 ... IOR ` IOW A3 A2 A1 A0 Thanh ghi 1 0 1 1 1 1 1 0 0 1 0 0 0 0 0 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 0 0 0 1 1 0 0 0 0 0 1 0 1 0 1 1 Ghi thanh ghi...

Ngày tải lên: 21/12/2013, 22:16

32 664 0
KIẾN TRÚC VÀ HOẠT ĐỘNG CỦA HỆ VI XỬ LÝ /  MÁY TÍNH

KIẾN TRÚC VÀ HOẠT ĐỘNG CỦA HỆ VI XỬ LÝ / MÁY TÍNH

... IOR ` IOW A3 A2 A1 A0 Thanh ghi 1 0 1 1 1 1 1 0 0 1 0 0 0 0 0 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 0 0 0 1 1 0 0 0 0 0 1 0 1 0 1 1 Ghi thanh ghi ... S0 82284 15 16 7 8 1 17 2 3 5 11 6 4 10 12 13 S0 S1 X1 X2 ARDY AYEN SRDY SYEN EFI RES F/C READY CLK RESET PCLK 80287 23 22 21 20 19 18 17 16 15 14 12 11 8 7 6 5 26 25 24 40 32 35 37 2 1 38 36 39 27 28 34 33 29 31 3 D0 D1 D2 D3 D4 D5 D6 D7 D8 D9 D10 D 11 D12 D13 D14 D15 ERROR BUSY PEREQ READY CLK RESET CLK286 S0 S1 HLDA PEACK CKM NPRD NPWR NPS1 NPS2 CMD0 CMD1 COD/INTA S1 S0 82288 19 3 18 1 2 15 14 7 6 13 12 11 17 16 5 4 8 9 S0 S1 M/IO READY CLK CEN/AEN CENL CMDLY MB INTA IORC IOWC DT/R DEN ALE MCE MRDC MWTC 80286 34 33 32 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 8 7 5 4 1 66 65 68 67 6 63 31 29 59 57 64 53 54 61 52 36 38 40 42 44 46 48 50 37 39 41 43 45 47 49 51 A0 A1 A2 A3 A4 A5 A6 A7 A8 A9 A10 A 11 A12 A13 A14 A15 A16 A17 A18 A19 A20 A 21 A22 A23 S0 S1 BHE COD/INTA HLDA LOCK M/IO PEACK READY CLK RST NMI INTR HOLD ERROR BUSY PEREQ CAP D0 D1 D2 D3 D4 D5 D6 D7 D8 D9 D10 D 11 D12 D13 D14 D15 S1 82284 15 16 7 8 1 17 2 3 5 11 6 4 10 12 13 S0 S1 X1 X2 ARDY AYEN SRDY SYEN EFI RES F/C READY CLK RESET PCLK S0 S0 S1 S1 Tài ... S0 82284 15 16 7 8 1 17 2 3 5 11 6 4 10 12 13 S0 S1 X1 X2 ARDY AYEN SRDY SYEN EFI RES F/C READY CLK RESET PCLK 80287 23 22 21 20 19 18 17 16 15 14 12 11 8 7 6 5 26 25 24 40 32 35 37 2 1 38 36 39 27 28 34 33 29 31 3 D0 D1 D2 D3 D4 D5 D6 D7 D8 D9 D10 D 11 D12 D13 D14 D15 ERROR BUSY PEREQ READY CLK RESET CLK286 S0 S1 HLDA PEACK CKM NPRD NPWR NPS1 NPS2 CMD0 CMD1 COD/INTA S1 S0 82288 19 3 18 1 2 15 14 7 6 13 12 11 17 16 5 4 8 9 S0 S1 M/IO READY CLK CEN/AEN CENL CMDLY MB INTA IORC IOWC DT/R DEN ALE MCE MRDC MWTC 80286 34 33 32 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 8 7 5 4 1 66 65 68 67 6 63 31 29 59 57 64 53 54 61 52 36 38 40 42 44 46 48 50 37 39 41 43 45 47 49 51 A0 A1 A2 A3 A4 A5 A6 A7 A8 A9 A10 A 11 A12 A13 A14 A15 A16 A17 A18 A19 A20 A 21 A22 A23 S0 S1 BHE COD/INTA HLDA LOCK M/IO PEACK READY CLK RST NMI INTR HOLD ERROR BUSY PEREQ CAP D0 D1 D2 D3 D4 D5 D6 D7 D8 D9 D10 D 11 D12 D13 D14 D15 S1 82284 15 16 7 8 1 17 2 3 5 11 6 4 10 12 13 S0 S1 X1 X2 ARDY AYEN SRDY SYEN EFI RES F/C READY CLK RESET PCLK S0 S0 S1 S1 Tài...

Ngày tải lên: 04/09/2012, 14:59

32 1,6K 5
Tài liệu hướng dẫn lập trình cho hệ vi xử lý.PDF

Tài liệu hướng dẫn lập trình cho hệ vi xử lý.PDF

... diễn Ů 1 và İ 1 theo Ů 2 và İ 2 Ů 1 =A 11 Ů 2 – A 12 İ 2 (4.5) İ 1 =A 21 Ů 2 – A 22 İ 2 4.2.6 Ma trận B Biểu diễn Ů 2 và İ 2 theo Ů 1 và İ 1 Ů 2 = B 11 Ů 1 – B 12 İ 1 (4.6) ... İ 2 = B 21 Ů 1 – B 22 İ 1 4.3. THỰC HÀNH Xác định các thông số ma trận A của mạng hai cửa hình 5.3 Ta có phương trình ma trận A Ů 1 = A 11 Ů 2 – A 12 İ 2 İ 1 = A 21 Ů 2 – A 22 İ 2 ... 0U I U A 2 2 1 12 = − = • • • và 0U I I A 2 2 1 22 = − = • • • Hở mạch cửa 2 (İ 2 = 0) hình 5.5 0I U U A 2 2 1 11 = = • • • 0I U I A 2 2 1 21 = = • • • Bước 1 Ngắn mạch cửa...

Ngày tải lên: 20/08/2012, 10:05

29 3,4K 31
THIẾT KẾ HỆ VI XỬ LÝ 8 BIT.doc.DOC

THIẾT KẾ HỆ VI XỬ LÝ 8 BIT.doc.DOC

... 1 0 1 1 1 1 1 1 1 0 0 1 0 0 1 1 0 1 1 1 1 1 1 0 1 0 0 0 1 1 1 0 1 1 1 1 1 0 1 1 0 0 1 1 1 1 0 1 1 1 1 1 0 0 0 0 1 1 1 1 1 0 1 1 1 1 0 1 0 0 1 1 1 1 1 1 0 1 1 1 1 0 0 0 1 1 1 1 1 1 1 0 1 1 1 1 ... làm vi c , tích cực ở mức cao. Ta có bảng chân sau: C B A 1E 2E E3 0CS 1CS 2CS 3CS 4CS 5CS 6CS 7CS X X X 1 X X 1 1 1 1 1 1 1 1 X X X X 1 X 1 1 1 1 1 1 1 1 X X X X X 0 1 1 1 1 1 1` 1 1 0 0 ... By: A 1 B 2 C 3 E1 4 E2 5 E3 6 Y0 15 Y1 14 Y2 13 Y3 12 Y4 11 Y5 10 Y6 9 Y7 7 74ALS138 A 1 B 2 C 3 E1 4 E2 5 E3 6 Y0 15 Y1 14 Y2 13 Y3 12 Y4 11 Y5 10 Y6 9 Y7 7 U? 74ALS138 EA/VP 31 X1 19 X2 18 RESET 9 RD 17 WR 16 INT0 12 INT1 13 T0 14 T1 15 P10 1 P 11 2 P12 3 P13 4 P14 5 P15 6 P16 7 P17 8 P00 39 P 01 38 P02 37 P03 36 P04 35 P05 34 P06 33 P07 32 P20 21 P 21 22 P22 23 P23 24 P24 25 P25 26 P26 27 P27 28 PSEN 29 ALE/P 30 TXD 11 RXD 10 80 51 D0 3 Q0 2 D1 4 Q1 5 D2 7 Q2 6 D3 8 Q3 9 D4 13 Q4 12 D5 14 Q5 15 D6 17 Q6 16 D7 18 Q7 19 OE 1 LE 11 74HC373 A0 8 A1 7 A2 6 A3 5 A4 4 A5 3 A6 2 A7 1 A8 23 A9 22 A10 19 A 11 21 CE 18 OE/VPP 20 D0 9 D1 10 D2 11 D3 13 D4 14 D5 15 D6 16 D7 17 2732 A0 10 A1 9 A2 8 A3 7 A4 6 A5 5 A6 4 A7 3 A8 25 A9 24 A10 21 A 11 23 A12 2 CS1 20 CS2 26 WE 27 OE 22 D0 11 D1 12 D2 13 D3 15 D4 16 D5 17 D6 18 D7 19 6264 IN-0 26 msb2 -1 21 2-2 20 IN -1 27 2-3 19 2-4 18 IN-2 28 2-5 8 2-6 15 IN-3 1 2-7 14 lsb2-8 17 IN-4 2 EOC 7 IN-5 3 ADD-A 25 IN-6 4 ADD-B 24 ADD-C 23 IN-7 5 ALE 22 ref(-) 16 ENABLE 9 START 6 ref(+) 12 CLOCK 10 ADC0809 A 7 B 1 C 2 D 6 B1 4 LT 3 RB1 5 a 13 b 12 c 11 d 10 e 9 f 15 g 14 7447 D0 2 D1 3 D2 6 D3 7 Q0 16 Q1 15 Q2 10 Q3 9 Q0 10 Q1 14 Q2 11 Q3 8 E 01 13 E23 4 7475 1A1 2 1A2 4 1A3 6 1A4 8 2A1 11 2A2 13 2A3 15 2A4 17 1Y1 18 1Y2 16 1Y3 14 1Y4 12 2Y1 9 2Y2 7 2Y3 5 2Y4 3 1G 1 2G 19 74ALS244 D0 3 Q0 2 D1 4 Q1 5 D2 7 Q2 6 D3 8 Q3 9 D4 13 Q4 12 D5 14 Q5 15 D6 17 Q6 16 D7 18 Q7 19 OE 1 LE 11 74ALS373 A 1 B 2 C 3 E1 4 E2 5 E3 6 Y0 15 Y1 14 Y2 13 Y3 12 Y4 11 Y5 10 Y6 9 Y7 7 74ALS138 1 2 3 4 5 6 11 12 8 74ALS30 1 2 3 4 5 6 11 12 8 74LS30 +5 1 2 3 4 5 6 7 8 JP? HEADER...

Ngày tải lên: 10/09/2012, 09:26

29 1,6K 10
Thiết kế hệ vi xử lý 8051

Thiết kế hệ vi xử lý 8051

... 0 0 1 0 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 CS0 : ROM CS1 : RAM CS2 : WR_ADC CS3 ... 6264 10 9 8 7 3 4 5 6 2 27 20 22 23 24 21 25 1 16 17 18 19 15 13 12 11 1 25 21 24 23 22 20 27 2 6 5 4 3 7 8 9 10 11 12 13 15 19 18 17 16 13 14 17 18 8 7 4 3 1 11 2 5 6 9 19 16 15 12 6 5 1 2 3 4 11 10 9 7 12 13 14 15 C B A E1 E2 E3 74HC138 36 5 34 32 31 30 33 27 28 29 40 39 38 37 1 2 3 4 6 35 8 9 18 19 20 21 25 24 23 22 13 12 11 10 17 16 15 14 PA0 PA1 PA2 PA3 PA4 PA6 PA7 PA5 PB5 PB7 PB6 PB4 PB3 PB2 PB1 PB0 PC0 PC1 PC2 PC3 PC4 PC6 PC7 PC5 D5 D7 D6 D4 D3 D2 D1 D0 RD WR A0 A1 RESET CS 1 2 3 4 8 7 6 5 ... 6264 10 9 8 7 3 4 5 6 2 27 20 22 23 24 21 25 1 16 17 18 19 15 13 12 11 1 25 21 24 23 22 20 27 2 6 5 4 3 7 8 9 10 11 12 13 15 19 18 17 16 13 14 17 18 8 7 4 3 1 11 2 5 6 9 19 16 15 12 6 5 1 2 3 4 11 10 9 7 12 13 14 15 C B A E1 E2 E3 74HC138 36 5 34 32 31 30 33 27 28 29 40 39 38 37 1 2 3 4 6 35 8 9 18 19 20 21 25 24 23 22 13 12 11 10 17 16 15 14 PA0 PA1 PA2 PA3 PA4 PA6 PA7 PA5 PB5 PB7 PB6 PB4 PB3 PB2 PB1 PB0 PC0 PC1 PC2 PC3 PC4 PC6 PC7 PC5 D5 D7 D6 D4 D3 D2 D1 D0 RD WR A0 A1 RESET CS 1 2 3 4 8 7 6 5 35 34 33 32 36 37 38 39 21 22 23 24 28 27 26 25 29 30 11 10 12 13 15 14 18 19 31 9 17 16 P05 P07 P06 P04 P03 P02 P 01 P00P10 P 11 P12 P13 P14 P16 P17 P15 P20 P22 P24 P26 P27 P23 P 21 P25 PSEN ALE TXD RXD INT1 INT0 T1 T0 X2 X1 RD WR EA RST 80 51 VCC VCC VCC RD WR A1 A0 RST RESET VCC VCC CS0 CS1 CS2 CS3 CS7 CS6 CS5 CS4 A13 A14 A15 BA 98 C D...

Ngày tải lên: 22/11/2012, 09:13

40 1K 16
Bài tập dài thiết kế hệ Vi xử lý 8 bit

Bài tập dài thiết kế hệ Vi xử lý 8 bit

... AD3 36 P0.3 28 A 11 24 P2.3 A10 A9 A8 22 P2 .1 P2.0 21 P2.2 23 A15 A14 A13 A12 26 P2.6 P2.4 P2.5 25 P2.7 27 7 P1.6 2 P1.2 P1.0 P1 .1 1 4 P1.4 P1.3 2 P1.5 6 5 P1.7 8 AD2 AD1 AD0 38 P0 .1 P0.0 39 P0.2 37 AD7 AD6 AD5 AD4 34 P0.6 P0.5 P0.4 35 P0.7 32 33 P0.3 36 AD3 RD WR INT0 RXD TXD INT1 T1 T0 28 13 P3.3 P3 .1 11 10 P3.0 12 P3.2 P3.6 16 14 15 P3.5 P3.4 17 P3.7 P2.3 24 A 11 P2 .1 22 A9 21 P2.0 A8 23 P2.2 A10 P2.6 26 A14 25 P2.4 P2.5 A12 A13 27 P2.7 A15 AD0 AD1 AD2 P1.6 7 31 EA RST 9 30 ALE P1.2 2 P1.0 1 P1 .1 P1.4 4 2 P1.3 6 P1.5 5 29 PSEN ... 80 51 17 INT1 P3.3 13 12 11 10 TXD RXD INT0 P3 .1 P3.0 P3.2 16 15 14 WR T1 T0 RD P3.6 P3.4 P3.5 P3.7 EA 9 RST 30 31 ALE 29 PSEN AD3 36 P0.3 28 A 11 24 P2.3 A10 A9 A8 22 P2 .1 P2.0 21 P2.2 23 A15 A14 A13 A12 26 P2.6 P2.4 P2.5 25 P2.7 27 7 P1.6 2 P1.2 P1.0 P1 .1 1 4 P1.4 P1.3 2 P1.5 6 5 P1.7 8 AD2 AD1 AD0 38 P0 .1 P0.0 39 P0.2 37 AD7 AD6 AD5 AD4 34 P0.6 P0.5 P0.4 35 P0.7 32 33 P0.3 36 AD3 RD WR INT0 RXD TXD INT1 T1 T0 28 13 P3.3 P3 .1 11 10 P3.0 12 P3.2 P3.6 16 14 15 P3.5 P3.4 17 P3.7 P2.3 24 A 11 P2 .1 22 A9 21 P2.0 ... port 12 8 bytes RAM Timer 1 Timer 0 T1 * T0 * Serial port Timer 1 Timer 0 INT1 * INT0 * 4K ROM H×nh 2.6. S¬ ®å khèi cña chip 80 51 17 INT1 P3.3 13 12 11 10 TXD RXD INT0 P3 .1 P3.0 P3.2 16 15 14 WR T1 T0 RD P3.6 P3.4 P3.5 P3.7 EA 9 RST 30 31 ALE 29 PSEN...

Ngày tải lên: 10/12/2012, 10:45

16 1K 0
Thiết kế hệ vi xử lý 8051

Thiết kế hệ vi xử lý 8051

... lệch 18 BàI tập vi xử lý 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 ... 6264 10 9 8 7 3 4 5 6 2 27 20 22 23 24 21 25 1 16 17 18 19 15 13 12 11 1 25 21 24 23 22 20 27 2 6 5 4 3 7 8 9 10 11 12 13 15 19 18 17 16 13 14 17 18 8 7 4 3 1 11 2 5 6 9 19 16 15 12 6 5 1 2 3 4 11 10 9 7 12 13 14 15 C B A E1 E2 E3 74HC138 36 5 34 32 31 30 33 27 28 29 40 39 38 37 1 2 3 4 6 35 8 9 18 19 20 21 25 24 23 22 13 12 11 10 17 16 15 14 PA0 PA1 PA2 PA3 PA4 PA6 PA7 PA5 PB5 PB7 PB6 PB4 PB3 PB2 PB1 PB0 PC0 PC1 PC2 PC3 PC4 PC6 PC7 PC5 D5 D7 D6 D4 D3 D2 D1 D0 RD WR A0 A1 RESET CS 1 2 3 4 8 7 6 5 ... chia 16 bit bùi anh tuấn TĐH2-k45 23 BàI tập vi xử 1. Thiết kế bộ nhớ. A0 -12 VCC VCC 16 17 18 19 15 13 12 11 10 9 8 7 3 4 5 6 2 27 20 22 23 24 21 25 1 11 12 13 15 19 18 17 16 1 25 21 24 23 22 20 27 2 6 5 4 3 7 8 9 10 6264 RAM...

Ngày tải lên: 10/12/2012, 10:45

37 1,5K 12
Thiết kế hệ vi xử lý nhúng trên nền tảng công nghệ FPGA

Thiết kế hệ vi xử lý nhúng trên nền tảng công nghệ FPGA

... RF[rm] 0000 0 011 dddd rrrr 10 SUBi 11 01 - RF[rn] <= RF[rn] – imm 11 01 kkkk dddd kkkk 11 JZ 11 10 - jz if R[rn] = 0 11 10 dddd dddd rrrr 12 lcall 10 11 - 11 11 dddd dddd dddd 13 Jmp 10 00 - 10 00 dddd ... 0 011 0000 dddd rrrr 23 XOR 0 011 0 010 RF[rn] <= RF[rn] xor RF[rm] 0 011 00 01 dddd rrrr 24 XNOR 0 011 0 011 RF[rn] <= RF[rn] nxor RF[rm] 0 011 0 011 dddd rrrr 25 SETB 011 1 0000 I/O(A, b) ← 1 011 1 ... của các loại vi xử lí và vi điều khiển thông dụng hiện nay dụ: 89C 51, Atmel AVR… Mã Opcode Function Chú thích 1 nop 0000 0000 Nop 0000 0000 0000 0000 2 halt 11 11 111 1 Halt 11 11 111 1 0000 0000 3...

Ngày tải lên: 22/04/2013, 20:59

40 1,5K 51
Thiết kế hệ vi xử lý 8 bit

Thiết kế hệ vi xử lý 8 bit

... xử lý 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 ... D1 D0 1 0 0 0 0 0 0 0 80h bùi anh tuấn TĐH2-k45 15 BàI tập vi xử 1. Thiết kế bộ nhớ. A0 -12 VCC VCC 16 17 18 19 15 13 12 11 10 9 8 7 3 4 5 6 2 27 20 22 23 24 21 25 1 11 12 13 15 19 18 17 16 1 25 21 24 23 22 20 27 2 6 5 4 3 7 8 9 10 6264 RAM ... 6264 10 9 8 7 3 4 5 6 2 27 20 22 23 24 21 25 1 16 17 18 19 15 13 12 11 1 25 21 24 23 22 20 27 2 6 5 4 3 7 8 9 10 11 12 13 15 19 18 17 16 13 14 17 18 8 7 4 3 1 11 2 5 6 9 19 16 15 12 6 5 1 2 3 4 11 10 9 7 12 13 14 15 C B A E1 E2 E3 74HC138 36 5 34 32 31 30 33 27 28 29 40 39 38 37 1 2 3 4 6 35 8 9 18 19 20 21 25 24 23 22 13 12 11 10 17 16 15 14 PA0 PA1 PA2 PA3 PA4 PA6 PA7 PA5 PB5 PB7 PB6 PB4 PB3 PB2 PB1 PB0 PC0 PC1 PC2 PC3 PC4 PC6 PC7 PC5 D5 D7 D6 D4 D3 D2 D1 D0 RD WR A0 A1 RESET CS 1 2 3 4 8 7 6 5...

Ngày tải lên: 24/04/2013, 16:41

38 619 0
THIẾT KẾ HỆ VI XỬ LÝ 8 BIT

THIẾT KẾ HỆ VI XỬ LÝ 8 BIT

... cong B MOV A, #11 111 101B MOVX @DPTR,A ;tiep dat hang 1 INC DPTR MOVX A,@DPTR ANL A,#000 011 11B ;che 4 bit cao khong dung CJNE A,#000 011 11B,HANG1 MOV DPTR,#CONGB MOV A, #11 111 011 B MOVX @DPTR,A ... A,@DPTR ANL A,#000 011 11B CJNE A,#000 011 11B,HANG2 MOV DPTR,#CONGB MOV A, #11 110 111 B MOVX @DPTR,A ;tiep dat hang 3 INC DPTR MOVX A,@DPTR ANL A,#000 011 11B CJNE A,#000 011 11B,HANG3 LJMP OVER HANG0: ... Thiết kế hệ Vi xử 8 bít 17 0D 6 D 5 D 4 D 3 D 2 D 1 D 0 1: Lập 0: Xoá Cửa CD 3 D 2 D 1 bit 0 bit 1 bit 2 bit 3 bit 4 bit 5 bit 6 bit 70 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 Không...

Ngày tải lên: 27/04/2013, 09:50

46 753 1
Thiết kế hệ vi xử lý 8 bit

Thiết kế hệ vi xử lý 8 bit

... 1 0 1 1 1 1 1 1 1 0 0 1 0 0 1 1 0 1 1 1 1 1 1 0 1 0 0 0 1 1 1 0 1 1 1 1 1 0 1 1 0 0 1 1 1 1 0 1 1 1 1 1 0 0 0 0 1 1 1 1 1 0 1 1 1 1 0 1 0 0 1 1 1 1 1 1 0 1 1 1 1 0 0 0 1 1 1 1 1 1 1 0 1 1 1 1 ... làm vi c , tích cực ở mức cao. Ta có bảng chân sau: C B A 1E 2E E3 0CS 1CS 2CS 3CS 4CS 5CS 6CS 7CS X X X 1 X X 1 1 1 1 1 1 1 1 X X X X 1 X 1 1 1 1 1 1 1 1 X X X X X 0 1 1 1 1 1 1` 1 1 0 0 ... 13 8 A 1 B 2 C 3 E1 4 E2 5 E3 6 Y0 15 Y1 14 Y2 13 Y3 12 Y4 11 Y5 10 Y6 9 Y7 7 U? 74ALS138 EA/VP 31 X1 19 X2 18 RESET 9 RD 17 WR 16 INT0 12 INT1 13 T0 14 T1 15 P10 1 P 11 2 P12 3 P13 4 P14 5 P15 6 P16 7 P17 8 P00 39 P 01 38 P02 37 P03 36 P04 35 P05 34 P06 33 P07 32 P20 21 P 21 22 P22 23 P23 24 P24 25 P25 26 P26 27 P27 28 PSEN 29 ALE/P 30 TXD 11 RXD 10 80 51 D0 3 Q0 2 D1 4 Q1 5 D2 7 Q2 6 D3 8 Q3 9 D4 13 Q4 12 D5 14 Q5 15 D6 17 Q6 16 D7 18 Q7 19 OE 1 LE 11 74HC373 A0 8 A1 7 A2 6 A3 5 A4 4 A5 3 A6 2 A7 1 A8 23 A9 22 A10 19 A 11 21 CE 18 OE/VPP 20 D0 9 D1 10 D2 11 D3 13 D4 14 D5 15 D6 16 D7 17 2732 A0 10 A1 9 A2 8 A3 7 A4 6 A5 5 A6 4 A7 3 A8 25 A9 24 A10 21 A 11 23 A12 2 CS1 20 CS2 26 WE 27 OE 22 D0 11 D1 12 D2 13 D3 15 D4 16 D5 17 D6 18 D7 19 6264 IN-0 26 msb2 -1 21 2-2 20 IN -1 27 2-3 19 2-4 18 IN-2 28 2-5 8 2-6 15 IN-3 1 2-7 14 lsb2-8 17 IN-4 2 EOC 7 IN-5 3 ADD-A 25 IN-6 4 ADD-B 24 ADD-C 23 IN-7 5 ALE 22 ref(-) 16 ENABLE 9 START 6 ref(+) 12 CLOCK 10 ADC0809 A 7 B 1 C 2 D 6 B1 4 LT 3 RB1 5 a 13 b 12 c 11 d 10 e 9 f 15 g 14 7447 D0 2 D1 3 D2 6 D3 7 Q0 16 Q1 15 Q2 10 Q3 9 Q0 10 Q1 14 Q2 11 Q3 8 E 01 13 E23 4 7475 1A1 2 1A2 4 1A3 6 1A4 8 2A1 11 2A2 13 2A3 15 2A4 17 1Y1 18 1Y2 16 1Y3 14 1Y4 12 2Y1 9 2Y2 7 2Y3 5 2Y4 3 1G 1 2G 19 74ALS 244 D0 3 Q0 2 D1 4 Q1 5 D2 7 Q2 6 D3 8 Q3 9 D4 13 Q4 12 D5 14 Q5 15 D6 17 Q6 16 D7 18 Q7 19 OE 1 LE 11 74ALS...

Ngày tải lên: 27/04/2013, 20:08

25 703 0
Thiết kế hệ vi xử lý 8 bít ĐỀ TÀI THIẾT KẾ HỆ VI XỬ LÝ 8 BIT YÊU

Thiết kế hệ vi xử lý 8 bít ĐỀ TÀI THIẾT KẾ HỆ VI XỬ LÝ 8 BIT YÊU

... 0 1 1 0 1 1 1 1 1 1 1 1 ệu ở đầu g bị biến y đổi khi ũng có tín cầu chốt nối đất. c nối với 3 /Y4 / 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 0 1 1 1 1 /Y5 /Y6 1 1 1 1 1` 1 1 1 1 1 1 ... 1 /Y5 /Y6 1 1 1 1 1` 1 1 1 1 1 1 1 1 1 1 1 0 1 1 0 1 1 /Y7 1 1 1 1 1 1 1 1 1 1 0 Thiết kế hệ vi xử 8 bít Bài tập dài: Thiết kế hệ Vi xử 8 bít 36 CPL P3.5 SJMP BAODONG ... /OE (số 1 n LE(số 11 ố 30) của 89 E2E1/Y X X 1 X 1 X 0 1 0 1 0 0 1 1 0 1 1 0 1 1 0 1 1 0 1 1 0 1 1 0 1 1 373: ác dụng chố cực, đầu r o đã mất. N ở lại. Bên n ạt động. Kh ực. i 89C 51: 1) của...

Ngày tải lên: 23/10/2013, 13:15

39 712 1

Bạn có muốn tìm thêm với từ khóa:

w