1. Trang chủ
  2. » Giáo Dục - Đào Tạo

(Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic

95 6 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 95
Dung lượng 5,18 MB

Nội dung

BỘ GIÁO DỤC VÀ ĐÀO TẠO TRƯỜNG ĐẠI HỌC SƯ PHẠM KỸ THUẬT THÀNH PHỐ HỒ CHÍ MINH LUẬN VĂN THẠC SĨ HÀ VĂN QN NGHIÊN CỨU CÁC MƠ HÌNH MEMRISTOR VÀ ỨNG DỤNG THIẾT KẾ CÁC CỔNG LOGIC NGÀNH : KỸ THUẬT ÐIỆN TỬ - 60520203 S K C0 2 Tp Hồ Chí Minh, tháng 3/2017 BỘ GIÁO DỤC VÀ ĐÀO TẠO TRƯỜNG ĐẠI HỌC SƯ PHẠM KỸ THUẬT THÀNH PHỐ HỒ CHÍ MINH LUẬN VĂN THẠC SĨ HÀ VĂN QUÂN NGHIÊN CỨU CÁC MÔ HÌNH MEMRISTOR VÀ ỨNG DỤNG THIẾT KẾ CÁC CỔNG LOGIC NGÀNH: KỸ THUẬT ĐIỆN TỬ - 60520203 Tp Hồ Chí Minh, tháng 3/2017 BỘ GIÁO DỤC VÀ ĐÀO TẠO TRƯỜNG ĐẠI HỌC SƯ PHẠM KỸ THUẬT THÀNH PHỐ HỒ CHÍ MINH LUẬN VĂN THẠC SĨ HÀ VĂN QUÂN NGHIÊN CỨU CÁC MƠ HÌNH MEMRISTOR VÀ ỨNG DỤNG THIẾT KẾ CÁC CỔNG LOGIC NGÀNH: KỸ THUẬT ĐIỆN TỬ - 60520203 Hướng dẫn khoa học: TS VÕ MINH HUÂN Tp Hồ Chí Minh, tháng 3/2017 Chương 4: Ứng dụng memristor thiết kế cổng logic (a) Cấu hình MRL NOR (b) Kết mơ cadence Hình 4.8 : Cấu hình cổng logic NOR (a) kết mô cadence (b) 60 Chương 4: Ứng dụng memristor thiết kế cổng logic (a) Cấu hình MRL NAND (b) Kết mơ cadence Hình 4.9: Cấu hình cổng logic NAND (a) kết mô cadence (b) 61 Chương 4: Ứng dụng memristor thiết kế cổng logic 4.4 Cổng EXOR/ EXNOR Bằng cách kết hợp cổng logic AND OR với invector ta tạo cổng EXOR theo nhiều cách khác Tương tự vậy, từ cổng logic thiết kế từ memristor, ta tạo cổng MRL EXOR Hình 4.6 bên mạch thiết kế cổng EXOR tạo từ MRL AND, MRL OR invector Hình 4.10: Cấu trúc logic MRL XOR Kết giá trị ngõ mô với thông số tương tự thu bảng giá trị thật nó, thể hình 4.11 với tín hiệu ngõ vào A1, A2 ngõ Vout2 Dễ dàng nhận thấy điện áp ngõ tức mức hai ngõ vào có giá trị điện áp khác Tuy trình chuyển mạch diễn chưa hoàn toàn kết thu xác 62 Chương 4: Ứng dụng memristor thiết kế cổng logic Hình 4.11: Kết mơ MRL EXOR cadence Như biết, giá trị ngõ cổng EXNOR ngược lại giá trị logic EXOR nên dễ dàng thiết kế cổng EXNOR cách thêm invector sau EXOR Cấu trúc MRL EXNOR thể hình 4.12 giá trị ngõ thu 4.13 Giá trị điện áp ngõ mức hai ngõ vào có giá trị giống A XNOR B Hình 4.12: Cấu trúc logic MRL XNOR 63 Chương 4: Ứng dụng memristor thiết kế cổng logic Hình 4.13: Kết mô MRL EXNOR cadence 4.5 Mạch cộng bit 4.5.1 Bộ Cộng Half-adder Mạch cộng half-adder mạch tổ hợp thực chức cộng giá trị hai ngõ vào khơng tính đến cờ nhớ Ngõ mạch cộng giá trị tổng cờ nhớ sinh từ kết cộng Mạch cộng half-adder bit có bảng thật sau: 64 Chương 4: Ứng dụng memristor thiết kế cổng logic Bảng 4.3: Bảng giá trị thật mạch cộng half-adder bit A B S (A XOR B) Cout (A AND B) 0 0 1 1 1 Từ việc memristor ứng dụng cổng logic, ta thiết kế mạch cộng half-adder bit sử dụng memristor thông qua cổng EXOR cổng AND hình 4.14 S Cout A B Hình 4.14: Mạch cộng half-adder bit Giá trị logic ngõ thu tương tự kết cổng logic AND (Cout) and XOR (S) thể hình 4.15 65 Chương 4: Ứng dụng memristor thiết kế cổng logic Hình 4.15: kết mơ ngõ Cout S 4.5.2 Bộ cộng Full-adder Mạch cộng full-adder mạch tổ hợp thực chức cộng giá trị hai ngõ vào có tính đến cờ nhớ Mạch cộng full-adder bit có bảng thật sau: 66 Chương 4: Ứng dụng memristor thiết kế cổng logic Bảng 4.4: Bảng thật mạch cộng Full adder bit Cin A B S Cout 0 0 0 1 0 1 0 1 1 0 1 1 1 0 1 1 1 Mạch cộng full-addr bit thiết kế dụa memristor thể hình 4.16 gồm cổng logic kết hợp với S Cout A B Cin Hình 4.16: Mạch cộng full-adder bit Giá trị logic ngõ thu tương tự kết cổng logic AND (Cout) and XOR (S) thể hình 4.17 với thứ tự dạng sóng A, B, C, S, Cout 67 Chương 4: Ứng dụng memristor thiết kế cổng logic Hình 4.17: kết mô mạch cộng full-adder 68 Chương 4: Ứng dụng memristor thiết kế cổng logic Từ kết thu ta áp dụng để thiết kế cộng n-bit hay mạch logic khác mạch nhân, mạch chia, 69 Chương 5: Kết luận hướng phát triển CHƯƠNG KẾT LUẬN, ĐÁNH GIÁ VÀ HƯỚNG PHÁT TRIỂN 5.1 Đánh giá Đề tài nghiên cứu tập trung cấu trúc, đặc điểm công nghệ vi mạch – điện trở nhớ (Memristor); Phân tích đặc tuyến cấu trúc mơ hình memristor xây dựng theo cách thức khác nhằm đưa mơ hình tới ưu Qua đó, ứng dụng memristor để thiết kế cổng logic số mạch cộng bit đạt kết mong muốn Bên cạnh cịn nhiều hạn chế chưa thực như: - Đặc tuyến mơ hình Memristor chưa ổn định theo tham số mơ đưa - Q trình chuyển mạch thiết kế cổng logic sai số định - Không thể thi công thực tế chi phí cao Với việc sử dụng memristor, kích thước mạch nhỏ hơn, số lượng phần tử mạch kéo theo tốc độ xử lý nhanh lượng tiêu hao thấp phần tử memristor có khả tích hợp cao, trì trạng thái ngưng cấp nguồn Cấu trúc “Memristor” giống với tế bào thần kinh, tạo điều kiện nghiên cứu, xây dựng hệ thần kinh nhân tạo Công nghệ “Memristor” mở khả xây dựng mạch tích hợp mật độ cao, tốc độ xử lý nhanh tổn hao lượng thấp Tuy nhiên, lĩnh vực mới, bắt đầu nghiên cứu Nhưng chứa nhiều tiềm để phát triển công nghệ vi mạch nước nhà, thách thức lớn cơng nghệ thời gian thử nghiệm 70 Chương 5: Kết luận hướng phát triển 5.2 Hướng phát triển Sau hoàn thành luận văn này, hướng phát triển tập trung nghiên cứu ứng dụng mới: - Nghiên cứu thêm đặc tính, ứng dụng memristor như: Tốc độ chuyển mạch memristor, khả lưu trữ liệu ngưng cấp nguồn, khả tích hợp, tiết kiệm lượng - Ứng dụng memristor cho ứng dụng khác, phức tạp cộng n bit, mạch trừ, mạch chia,… Với mục đích xây dựng nhớ, mạch tổ hợp có độ tích hợp cao, tốc độ xử lý nhanh tiết kiệm lượng 71 TÀI LIỆU THAM KHẢO [1] L Chua, “Memristor-The missing circuit element,” IEEE Transactions on Circuit Theory, vol 18, no 5, pp.507– 519, 1971 [2] S Kvatinsky, E G Friedman, A Kolodny, and U C Weiser, “TEAM: ThrEshold Adaptive Memristor Model,” IEEE Transactions on Circuits and Systems I: Regular Papers, vol 60, p 211-220, 2012 [3] Shahar Kvatinsky, Member, IEEE, Misbah Ramadan, Eby G Friedman, “VTEAM – A General Model for Voltage Controlled Memristors”, IEEE transaction on circuit and system – II: Express briefs, vol -, p -, 2014 [4] Shahar Kvatinsky, Student Member, IEEE, Nimrod Wald, Guy Satat, Eby G Friedman, “MRL - Memristor Ratioed Logic for Hybrid CMOS-Memristor Circuits”, IEEE transaction on nanotechnology, vol -, p -, 2013 [5] S Kvatinsky, K Talisveyberg, D Fliter, E G Friedman, A Kolodny, and U C Weiser, “Models of memristor for spice simulations,” 2012 IEEE 27th [6] D B Strukov, G.S.Snider, D R Stewart, and R S Williams, “The missing memristor found,” Nature, vol.453, no 7191, pp 80–83, 2008 [7] T A Wey and S Benderli, “Amplitude modulator circuit featuring TiO2 memristor with linear dopant drift.,” Electronics Letters, vol 45, no 22, pp 1103–1104, 2009 [8] Y N Joglekar and S J Wolf, “The elusive memristor: properties of basic electrical circuits,” European Journal of Physics, vol 30, pp 661–683, 2009 [9] Z Biolek, D Biolek, and V Biolkova, “Spice model of memristor with nonlinear dopant drift,” Radioengineering, vol 18, no 2, pp 210–214, 2009 72 [10] T Prodromakis, B P Peh, C Papavassiliou, and C Toumazou, “A Versatile Memristor Model With Non- linear Dopant Kinetics,” IEEE Transactions on Electron Devices, vol 58, no 9, pp 3099–3105, 2011 [11] E Lehtonen and M and Laiho, “CNN Using Memristors for Neighborhood Connections,” 12th International Workshop on Cellular Nanoscale Networks and Their Applications (CNNA), pp 1–4, 2010 [12] J J Yang et al., “Memristive switching mechanism for metal/oxide/metal nanodevices,” Nature Nanotechnology, vol 3, no 7, pp 429–433, 2008 [13] M D Pickett, D B Strukov, J L Borghetti, J J Yang, G S.Snider, D R Stewart, and R S Williams, "Switching Dynamics in Titanium Dioxide Memristive Devices," Journal of Applied Physics, Vol 106, No 7, pp 1-6, October 2009 [14] J G Simmons, “Generalized formula for the electric tunnel effect between similar electrodes separated by a thin insulating film,” Journal of Applied Physics, vol 34, no 6, pp 1793–1803, 2004 [15] S Benderli and T A Wey, “On SPICE macromodelling of TiO2 memristors,” Electronics Letters, vol 45, no.7, pp 377–379, 2009 [16] H Abdalla and M D Pickett, “SPICE modeling of memristors,” IEEE International Symposium on Circuits and Systems (ISCAS), pp 1832–1835, 2011 [17] C Yakopcic, T M Taha, G Subramanyam, R E Pino, and S Rogers, “A Memristor Device Model,” IEEE Electron Device Letters, vol 32, no 10, pp 1436–1438, 2011 [18] S Kvatinsky, K Talisveyberg, D Fliter, E G Friedman, A Kolodny, and U C Weiser, “Verilog-A for Memristors Models,” CCIT Technical Report, no 801, December 2011 73 S K L 0 ...BỘ GIÁO DỤC VÀ ĐÀO TẠO TRƯỜNG ĐẠI HỌC SƯ PHẠM KỸ THUẬT THÀNH PHỐ HỒ CHÍ MINH LUẬN VĂN THẠC SĨ HÀ VĂN QN NGHIÊN CỨU CÁC MƠ HÌNH MEMRISTOR VÀ ỨNG DỤNG THIẾT KẾ CÁC CỔNG LOGIC NGÀNH: KỸ THUẬT... 3/2017 BỘ GIÁO DỤC VÀ ĐÀO TẠO TRƯỜNG ĐẠI HỌC SƯ PHẠM KỸ THUẬT THÀNH PHỐ HỒ CHÍ MINH LUẬN VĂN THẠC SĨ HÀ VĂN QUÂN NGHIÊN CỨU CÁC MƠ HÌNH MEMRISTOR VÀ ỨNG DỤNG THIẾT KẾ CÁC CỔNG LOGIC NGÀNH: KỸ THUẬT... sát cách thức hoạt động memristor mạch tổ hợp số; qua đó, ứng dụng memristor vào thiết kế cổng logic số 1.5 Phương pháp nghiên cứu Do mục đích nghiên cứu đề tài chủ yếu tập trung vào nghiên cứu

Ngày đăng: 02/12/2021, 09:09

HÌNH ẢNH LIÊN QUAN

NGHIÊN CỨU CÁC MÔ HÌNH MEMRISTOR VÀ ỨNG DỤNG THIẾT KẾ CÁC CỔNG LOGIC         - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
NGHIÊN CỨU CÁC MÔ HÌNH MEMRISTOR VÀ ỨNG DỤNG THIẾT KẾ CÁC CỔNG LOGIC (Trang 1)
NGHIÊN CỨU CÁC MÔ HÌNH MEMRISTOR VÀ ỨNG DỤNG THIẾT KẾ CÁC CỔNG LOGIC  - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
NGHIÊN CỨU CÁC MÔ HÌNH MEMRISTOR VÀ ỨNG DỤNG THIẾT KẾ CÁC CỔNG LOGIC (Trang 3)
Hình 1.1: Số tích lũy của các báo cáo về memristor từ năm 1971. - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 1.1 Số tích lũy của các báo cáo về memristor từ năm 1971 (Trang 23)
Hình 2.1: Quan hệ giữa các biến mạch gồm điện trở, tụ điện và cuộn cảm. - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 2.1 Quan hệ giữa các biến mạch gồm điện trở, tụ điện và cuộn cảm (Trang 29)
Hình 2.2: Mối quan hệ giữa bốn biến mạch được biết đến trước khi chưa có bài báo của Chua - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 2.2 Mối quan hệ giữa bốn biến mạch được biết đến trước khi chưa có bài báo của Chua (Trang 30)
Hình 2.3: Lý thuyết vật chất của Aristotle - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 2.3 Lý thuyết vật chất của Aristotle (Trang 30)
Hình 2.4: Mối quan hệ giữa bốn biến mạch, xác định bốn thành phần mạch bao gồm cả memristor - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 2.4 Mối quan hệ giữa bốn biến mạch, xác định bốn thành phần mạch bao gồm cả memristor (Trang 31)
Hình 2.7: Ba đặc tính q-φ của memristor. - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 2.7 Ba đặc tính q-φ của memristor (Trang 36)
Hình 2.8: Đặc tính dòng-áp của memristor. Vòng đường cong co lại khi tần số tăng  - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 2.8 Đặc tính dòng-áp của memristor. Vòng đường cong co lại khi tần số tăng (Trang 37)
Hình 2.11: Kiến trúc crossbar và chuyển mạch điện trở nhớ được phóng to. - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 2.11 Kiến trúc crossbar và chuyển mạch điện trở nhớ được phóng to (Trang 42)
Hình 2.12: sự khuếch tán các phân tử oxy. (a) Lớp TiO2-x chứa các lỗ trống oxy, lớp TiO2 là lớp cách điện - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 2.12 sự khuếch tán các phân tử oxy. (a) Lớp TiO2-x chứa các lỗ trống oxy, lớp TiO2 là lớp cách điện (Trang 43)
Hình 3.8: Cấu trúc memristor vật lý của mô hình hàng rào điện tử xuyên hầm Simmons.  - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 3.8 Cấu trúc memristor vật lý của mô hình hàng rào điện tử xuyên hầm Simmons. (Trang 61)
Hình 3.9: Đặc tính dòng-áp của mô hình memristor simmons. - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 3.9 Đặc tính dòng-áp của mô hình memristor simmons (Trang 61)
Hình 3.10: Đặc tính dòng-áp của mô hình TEAM - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 3.10 Đặc tính dòng-áp của mô hình TEAM (Trang 64)
Mô hình Tuyến tính Phi tuyến Simmons TEAM VTEAM - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
h ình Tuyến tính Phi tuyến Simmons TEAM VTEAM (Trang 68)
Bảng 4.1: Bảng sự thật cổng OR/AND - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Bảng 4.1 Bảng sự thật cổng OR/AND (Trang 72)
= 10 Ω, Vin = 1V và các giá trị khác memristor của mô hình VTEAM. Như vậy, giá trị áp ra của cổng OR theo các trạng thái lần lượt là:  - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
10 Ω, Vin = 1V và các giá trị khác memristor của mô hình VTEAM. Như vậy, giá trị áp ra của cổng OR theo các trạng thái lần lượt là: (Trang 74)
Hình 4.3: Sơ đồ mạch và giá trị ngõ ra của MRL OR (a) Sơ đồ mạch MRL OR.  - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4.3 Sơ đồ mạch và giá trị ngõ ra của MRL OR (a) Sơ đồ mạch MRL OR. (Trang 75)
Hình 4.4: Sơ đồ mạch và giá trị ngõ ra của MRL AND (a) Sơ đồ mạch MRL AND.  - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4.4 Sơ đồ mạch và giá trị ngõ ra của MRL AND (a) Sơ đồ mạch MRL AND. (Trang 76)
Hình 4.5: Sơ đồ cổng logic MRL OR (a) và AND (b) vớ in ngõ vào - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4.5 Sơ đồ cổng logic MRL OR (a) và AND (b) vớ in ngõ vào (Trang 77)
Hình 4.6: Đặc tĩnh động của cổng logic MRL OR (a), AND (b) - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4.6 Đặc tĩnh động của cổng logic MRL OR (a), AND (b) (Trang 78)
Hình 4.7: Sơ đồ và của MRL cổng NOR/NAND - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4.7 Sơ đồ và của MRL cổng NOR/NAND (Trang 80)
Hình 4. 8: Cấu hình cổng logic NOR (a) và kết quả mô phỏng trên cadence (b) - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4. 8: Cấu hình cổng logic NOR (a) và kết quả mô phỏng trên cadence (b) (Trang 81)
Hình 4.9: Cấu hình cổng logic NAND (a) và kết quả mô phỏng trên cadence (b) - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4.9 Cấu hình cổng logic NAND (a) và kết quả mô phỏng trên cadence (b) (Trang 82)
Hình 4.10: Cấu trúc logic của MRL XOR - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4.10 Cấu trúc logic của MRL XOR (Trang 83)
Hình 4.11: Kết quả mô phỏng MRL EXOR trên cadence - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4.11 Kết quả mô phỏng MRL EXOR trên cadence (Trang 84)
Hình 4.13: Kết quả mô phỏng MRL EXNOR trên cadence - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4.13 Kết quả mô phỏng MRL EXNOR trên cadence (Trang 85)
Hình 4.14: Mạch cộng half-adder 1 bit - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4.14 Mạch cộng half-adder 1 bit (Trang 86)
Hình 4.16: Mạch cộng full-adder 1 bit - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4.16 Mạch cộng full-adder 1 bit (Trang 88)
Hình 4.17: kết quả mô phỏng mạch cộng full-adder. - (Luận văn thạc sĩ) nghiên cứu các mô hình memsistor và ứng dụng thiết kế các cổng logic
Hình 4.17 kết quả mô phỏng mạch cộng full-adder (Trang 89)

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w