Bài tập kỹ thuật máy tính
Câu 1B: Cho hm s: F(ABCD) = S (3,5,7,11,13,15)a) Vit biu thc i s y cho hm b)Vit biu thc dng ti thiu húa cho hmc) V s logic cho hm dựng cng NAND 2 u vo d) Vs logic cho hm dựng cng NOR 2 u voĐáp án: b) F(ABCD) = BD + CD c) Sơ đồ cổng NANDd) Sơ đồ cổng NORCâu 2B: Cho hàm số: F(ABCD) = (1,3,4,6,9,11,12,14)a) Viết biểu thức đại số đầy đủ cho hàmb) Viết biểu thức dạng tối thiểu hóa cho hàmc) Vẽ sơ đồ logic cho hàm dùng cổng NAND 2 đầu vào d) Vẽ sơ đồ logic cho hàm dùng cổng NOR 2 đầu vàoĐáp án:c) Sơ đồ cổng NANDd) Sơ đồ cổng NORCâu 3B: Cho hàm số: F(ABCD) = (0,2,5,7,8,10,13,15)a) Viết biểu thức đại số đầy đủ cho hàmb) Viết biểu thức dạng tối thiểu hóa cho hàmc) Vẽ sơ đồ logic cho hàm dùng cổng NAND 2 đầu vàod) Vẽ sơ đồ logic cho hàm dùng cổng NOR 2 đầu vàoĐáp án: c) Sơ đồ cổng NANDd) Sơ đồ cổng NORCâu 4B: Cho hàm số: F(ABCD) = (1,3,6,9,11,14,15)a) Viết biểu thức đại số đầy đủ cho hàmb) Viết biểu thức dạng tối thiểu hóa cho hàmc) Vẽ sơ đồ logic cho hàm dùng cổng NAND 2 đầu vàod) Vẽ sơ đồ logic cho hàm dùng cổng NOR 2 đầu vàoĐáp án:c) Sơ đồ cổng NAND d) Sơ đồ cổng NORCâu 5B: Cho hàm số: F(ABCD) = (0,2,12,13,14,15)a) Viết biểu thức đại số đầy đủ cho hàmb) Viết biểu thức dạng tối thiểu hóa cho hàmc) Vẽ sơ đồ logic cho hàm dùng cổng NAND 2 đầu vàod) Vẽ sơ đồ logic cho hàm dùng cổng NOR 2 đầu vàoĐáp á n: c) Sơ đồ cổng NANDd) Sơ đồ cổng NORCâu 6B: Cho hàm số: F(ABCD) = (0,1,2,3,8,10,12,14)a) Viết biểu thức đại số đầy đủ cho hàm b) Viết biểu thức dạng tối thiểu hóa cho hàmc) Vẽ sơ đồ logic cho hàm dùng cổng NAND 2 đầu vàod) Vẽ sơ đồ logic cho hàm dùng cổng NOR 2 đầu vàoĐáp án:c) Sơ đồ cổng NANDd) Sơ đồ cổng NORCâu 7B: Một mạch logic nh hình vẽa) Viết biểu thức hàm lối rab) Viết biểu thức Đại số dạng đầy đủ của hàmc) Viết biểu thức dạng tối thiểu hóa cho hàmd) Vẽ mạch logic sau khi tối thiểu hóa dùng NAND 2 đầu vàoĐáp án:a) Hàm lối ra:b) Biểu thức đầy đủ:c) Biểu thức tối thiểu hóa: d) Mạch logic dùng NAND có 2 đầu vàoCâu 8B: Một mạch logic nhu hình vẽ:a) Viết biểu thức hàm lối ra.b) Viết biểu thức Đại số dạng đầy đủ của hàm.c) Viết biểu thức dạng tối thiểu hóa cho hàm.d) Vẽ mạch logic sau khi tối thiểu hóa dùng NAND 2 đầu v o.Đáp án:a) Hàm lối ra:b) Biểu thức đầy đủ:c) Biểu thức tối thiểu hóa:d) Mạch logic dùng NAND có 2 đầu vào.Câu 9B: Một mạch logic nhu hình vẽa) Viết biểu thức hàm lối rab) Viết biểu thức dạng đầy đủ của hàmc) Viết biểu thức dạng tối thiểu hóa cho hàmd) Vẽ mạch logic sau khi tối thiểu hóa dùng NAND 2 đầu v o. Đáp án:a) Hàm lối ra:b) Biểu thức đầy đủ: F(ABC) = ABC+ABC+ABC+ABC+ABCc) Biểu thức tối thiểu hóa:F(ABC) = ABCd) Mạch logic dùng NAND có 2 đầu vàoCâu 10B: Hàm logic có sơ đồ nh hình vẽ:a) Viết biểu thức hàm lối rab) Viết biểu thức dạng tối thiểu hóa cho hàmc) Vẽ sơ đồ logic sau khi tối thiểu hóa dùng NAND 2 đầu vàod) Lối vào có tín hiệu nhu hình vẽ. Vẽ dạng tín hiệu lối raĐáp án:a) Hàm lối ra: F(ABC) = A(A+B)+Cb) Biểu thức tối thiểu hóa: F(ABC) = A+C c) Sơ đồ logic dùng NAND có 2 đầu vào:d) Dạng tín hiệu lối ra:Câu 11B: Hàm logic có sơ đồ nhu hình vẽ:a) Viết biểu thức hàm lối rab) Viết biểu thức dạng tối thiểu hóa cho hàmc) Vẽ sơ đồ logic sau khi tối thiểu hóa dùng NAND 2 đầu vàod) Lối vào có tín hiệu nhu hình vẽ. Vẽ dạng tín hiệu lối ra Đáp án:a) Hàm lối ra: F(AB) = AB(A+B)b) Biểu thức tối thiểu hóa: F(AB) = ABc) Sơ đồ logic dùng NAND có 2 đầu vào d) Dạng tín hiệu lối raCâu 12B: Hàm logic có sơ đồ nhu hình vẽa) Viết biểu thức hàm lối rab) Viết biểu thức dạng tối thiểu hóa cho hàmc) Vẽ sơ đồ logic sau khi tối thiểu hóa dùng NAND 2 đầu vàod) Lối vào có tín hiệu nhu hình vẽ. Vẽ dạng tín hiệu lối ra Đáp án:a) Hàm lối ra:b) Biểu thức tối thiểu hóa: c) Sơ đồ logic dùng NAND có 2 đầu vàod) Dạng tín hiệu lối ra Câu 13B: Hàm logic có sơ đồ nhu hình vẽa) Viết biểu thức hàm lối rab) Viết biểu thức dạng tối thiểu hóa cho hàmc) Vẽ sơ đồ logic sau khi tối thiểu hóa dùng NOR 2 đầu vào 123doc.vn