1. Trang chủ
  2. » Kỹ Thuật - Công Nghệ

hien thi tu0-9 ppt

5 147 0

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Họ Và Tên: PHẠM THÁI NGUYÊN Lớp &am p;nb sp; : CDDT9QN MSSV : 0782945 Đề tài: Hiển thị số trên led 7 đoạn. BÀI TIỂU LUẬN VI XỬ LÝ Phần I: Giới thiệu chung: AT8951 là phiên bản 8051 có ROM trên chip là bộ nhớ Flash. Phiên bản này rất thích hợp cho các ứng dụng nhanh vì bộ nhớ Flash có thể được xóa trong vài giây. Dĩ nhiên là để dùng AT8951 cần phải có thiết bị lập trình PROM hổ trợ bộ nhớ Flash nhưng không cần đến thiết bị xóa ROM vì bộ nhớ Flash được xóa bằng thiết bị lập trình PROM. Phần II: Sơ đồ giải thuật: Mô tả chân của 8051: Mặt dù các thành viên của họ 8051 dều có các kiểu đóng vỏ khác nhau, chẳng hạn như hai hàng chân DIP, dạng vỏ dẹp vuông QFP, và dạng chíp không có chân đỡ LLC thì chúng đều có 40 chân cho các chức năng khác nhau như vào, ra I/O, đọc RD, ghi WR,địa chỉ, dữ liệu và ngắt. Cần phải lưu ý rằng một số hãng cung cấp một phiên bản 8051 có 20 chân với số cổng vào ra ít hơn cho các ứng dụng yêu cầu thấp hơn. Tuy nhiên vì hầu hết các nhà phát triển chính sử dụng chíp đóng vỏ 40 chân với 2 hàng chân DIP nên ta chỉ tập trung mô tả phiên bản này. 1. Giới thiệu IC 8051: 1.1Giới thiệu họ MSC-51: MCS-51 là họ IC vi điều khiển do hãng I ntel sản xuất. Các IC tiêu biểu cho họ là 8051 và 8031. Các sản phẩm MSC-51 thích hợp cho những ứng dụng điều khiển. Việc xử lý trên Byte và các toán số học ở cấu trúc dữ liệu nhỏ được thực hiện bằng nhiều chế đọ truy xuất dữ liệu nhanh trên RAM nội. AT89C51 cung cấp nhungx đặc tính chuẩn như sau : 4 KB bộ nhớ chỉ đọc có thể xóa và lập trình nhanh (EPROM), 128 Byte RAM, 32 đường I/O, 2 TIMER/COUNTER 16 Bit, vecto ngắt có cấu trúc 2 mức ngắt, một Port nối tiếp bán song công, 1 mạch dao động tạo xung Clock và dao động ON-CHIP. Thêm vào đó, AT89C51 được thiết kế với logic tĩnh cho hoạt động đến mức không tần số và hỗ trợ hai phần mềm có thể lựa chọn những chế độ tiết kiện công suất, chế độ chờ (IDLE MODE) sẽ dừng CPU trong khi vẫn cho phép RAM, timer/counter, port nối tiếp và hệ thống ngát tiếp tục hoạt động. Chế độ giảm công suất sẽ lưu nội dung RAM những sẽ treo bộ dao động làm khả năng hoạt động của tất cả những chức năng khác cho đến khi Reset hệ thống. 1.2 Sơ đồ khối của AT89C51 : 1. 3 Sơ đồ chân của AT89C51 1.4Chức năng các chân của AT89C51 -89C51cos tất cả 40 chaancos chức năng như các đường xuất nhập. trong đó có 24 chân có tác dụng kép (có nghĩa 1 chân có 2 chức năng), mỗi dường có thể hoạt động như đường xuất nhập hoặc như đường điều khiển hoặc là thành phần của các bus dữ liệu và bus địa chỉ. a/.Các port: Port 0: Port 0 là port có hai chức năng ở các chân 32-39 của 89C51. trong các thiết kế cỡ nhỏ không dùng bộ nhớ mở rộng, nó có chức năng như các đường IO. Đối với các thiết kế cỡ lớn có bộ nhớ mở rộng, nó được kết hợp giữa bus địa chỉ và bus dữ liệu. b/.Port 1: -port 1 là port IO trên các chân 1-8. các chân được kí hiệu p1.0, p1.1, p1.2, có thể dùng cho giao tiếp với các thiết bị ngoài nếu cần. port 1 không có chức năng khác, vì vậy chúng chỉ được dùng cho giao tiếp với các thiết bị bên ngoài. c/.Port 2: -port 2 là 1 port có tác dụng kép trên các chân 21-28 được dùng như các đường xuất nhập hoặc là byte cao của bus địa chỉ đối với các thiết bị dùng bộ nhớ mở rộng. d/.Port 3: Port 3 là port có tác dụng kép trên các chân 10-17. các chân của port này có nhiều chức năng, các công dụng chuyển đổi có liên hệ với các đặc tính dặt biệt của 89C51 như ở bản sau: * Các ngõ tín hiệu điều khiển: Ngõ tín hiệu PSEN: - PSEN là tín hiêu ngõ ra ở chân 29 có tác dụng cho phép đọc bộ nhớ chương trình mở rộng thường được nói đén chân OE của Eprom cho phép đọc các byte mở rộng . - PSEN ở mức thấp trong thời gian Microcontroller 8951 lấy lệnh. Các mã lệnh của chương trình được đọc từ Eprom qua bus dữ liệu và được chốt từ thanh ghi lệnh bên trong 8951 để giải mã lệnh. Khi 8951 thi hành chương trình trong ROM nội PSEN sẽ ở mức logic 1. Ngõ tín hiệu điều khiển ALE(Address latch Enable): - Khi 89C51 truy xuất bộ nhớ bên ngoài, port 0 có chức năng là bus địa chỉ và bus dữ liệu do đó phải tách các đường dữ liệu và địa chỉ. Tín hiệu ra ALE ở chân thứ 30 dùng làm tín hiệu điều khiển để giải đa hợp các đường địa chỉ và dữ liệu khi kết nối chúng với IC chốt. - Tín hiệu ra ở chân ALE là một xung trong khoảng thời gian port 0 dóng vai trò là địa chỉ thấp nên chốt địa chỉ hoàn toàn tự động. - Bộ dao động được tích hợp bên trong 89C51, khi sử dungj89C51 người thiết kế chỉ cần kết nối thêm thạch anh và các tụ như hình vẽ trong sơ đồ. Tần số thạch anh thường sử dụng cho 89C51 là 12Mhz. - Chân 40 (vcc)được nối lên nguồn.các xung tín hiệu ALE có tốc độ bằng 1/6 lần tần số dao động trên chíp và có thể được dùng làm tín hiệu clock cho các phần khác của hệ thống. chân ALE được dùng làm ngõ vào xung lập trình cho Eprom trong 89C51. Ngõ tín hiệu EA\(External Access): - Tín hiệu vào EA\ ở chân 31 thường được mất lên mức 1 hoặc mức 0. nếu ở mức 1, 89C51 thi hành chương trình từ ROM nội trong khoảng địa chỉ thấp 8KB. Nếu ở mức 0, 89c51 sẽ thi hành chương trình từ bộ nhớ mở rộng. chân EA\ được lấy làm chân cấp nguồn 21V khi lập trình cho Eprom trong 89c51. Ngõ tín hiệu RST (Reset): - Ngõ vào RST ở chân 9 là ngõ vào reset của 89C51. khi ngõ vào tín hiệu này đưa lên cao ít nhất là 2 chu kỳ máy, các thanh ghi bên trong được nạp những giá trị thích hợp để khởi động hệ thống. khi cấp điện mạch tự động Reset. Các ngõ vào bộ dao động X1, X2:nguồn 5V . 2. Lưu Đồ Giải Thuật MAIN : ******************************************************* 3. Chương Trình Điều Khiển Hiển Thị 0 9 Trên LED 7 Đoạn *********************************************************** $MOD51 ORG 00H MAIN: MOV P1,#0FEH ;CHO PHEP LED 7 SANG MOV P0,#00H ;SO 0 LCALL DELAY500MS MOV P0,#01H ;SO 1 LCALL DELAY500MS MOV P0,#02H ;SO 2 LCALL DELAY500MS MOV P0,#03H ;SO 3 LCALL DELAY500MS MOV P0,#04H ;SO 4 LCALL DELAY500MS MOV P0,#05H ;SO 5 LCALL DELAY500MS MOV P0,#06H ;SO 6 LCALL DELAY500MS MOV P0,#07H ;SO 7 LCALL DELAY500MS MOV P0,#08H ;SO 8 LCALL DELAY500MS MOV P0,#09H ;SO 9 LCALL DELAY500MS SJMP MAIN ;CHUONG TRINH CON TAO TRE 500MS DELAY500MS: PUSH 00H MOV R0,#100 MOV TMOD,#01H LOOP2: MOV TH0,#HIGH(-5000) MOV TL0,#LOW(-5000) SETB TR0 JNB TF0,$ CLR TR0 CLR TF0 DJNZ R0,LOOP2 POP 00H RET END 4.Sơ đồ nguyên lý và mô phỏng: Read more: http://www.ant7.com/forum/forum_posts.asp? TID=5827&get=last#ixzz0mpOyyzEU . Dĩ nhiên là để dùng AT8951 cần phải có thi t bị lập trình PROM hổ trợ bộ nhớ Flash nhưng không cần đến thi t bị xóa ROM vì bộ nhớ Flash được xóa bằng thi t bị lập trình PROM. Phần II: Sơ đồ. vỏ 40 chân với 2 hàng chân DIP nên ta chỉ tập trung mô tả phiên bản này. 1. Giới thi u IC 8051: 1.1Giới thi u họ MSC-51: MCS-51 là họ IC vi điều khiển do hãng I ntel sản xuất. Các IC tiêu. hai chức năng ở các chân 32-39 của 89C51. trong các thi t kế cỡ nhỏ không dùng bộ nhớ mở rộng, nó có chức năng như các đường IO. Đối với các thi t kế cỡ lớn có bộ nhớ mở rộng, nó được kết hợp

Ngày đăng: 03/07/2014, 08:20

Xem thêm: hien thi tu0-9 ppt

w