- HOST INTERFACE: Trạm giáo tiếp chủ, giao tiếp dữ liệu, địa chỉ với các khói vi xử lý, khối DSP – CD.
f, Các chân giao tiếp tổng thể( Global Interface)
Trên IC CL – 680, người ta thiết kế các chân giao tiếp tổng thể chúng được liệt
kê như sau:
- GCK(global clock): Xung nhịp tổng thể, bố trí tại chân 105, tần số làm việc của
xung clock là 42,3MHz
- VDD3: Chân cung cấp nguồn( 3,3V đến 3,6V), chân 102 – CL – 680 - VSS: Chân GND
- A.VSS: Mass tín hiệu Analog.
- CKL SEL( Clock select) Chọn xung clock, bao gồm các chân 78, 79, IC CL - 680
16.3. Khảo sát và phân tích mạch giải mã nén tín hiệu hình trên máy CD/VCD thực tế: thực tế:
16.3.1. Cung cấp tài liệu liên quan đến mạch giảimã tín hiệu hình của máyđangthực hành tại xưởng: đangthực hành tại xưởng:
Bao gồm:
- Sơ đồ khối liên lạc tổng thể giữacác khối chức năng của hãng sản xuất.
- Sơ đồ mạch điện nguyên lý ( Schematic Diagram) mạch giảimã tín hiệu hình
- Bảng tóm tắt các thông số kỹ thuật quan trọng do hãng sản xuất cung cấp, hoặc được thể hiện ngay trên Schematic Diagram.
- Các tài liệu hỗ trợ khác (nếu có).
16.3.2. Hướng dẫn thực hành khảo sát và phân tích:
Gồm các bước sau:
- Hướng dẫn Đọc và Phân tích Sơ đồ khối liên lạc tổng thể giữa mạch giải mã tín hiệu hình với các khối chức năng.
- Hướng dẫn cách vẽ sơ đồ liên lạc tóm tắt như sơ đồ khối chức năng ở phần đầu của
bài này. (nếu không có thể sử dụng ngay tài liệu sơ đồ khối liên lạc của hãng sản xuất).
- Hướng dẫn cách dò mạch điện và cách đo các thông số điện áp và dạng tín hiệu trên máy so với các thông số chuẩn trên Schematic của máy.
a. Hướng dẫn Đọc và Phân tích Sơ đồ khối liên lạc tổng thể:
Giáo viên dạy thực hành hướng dẫn cho học sinh theo sơ đồ minh hoạ và máy đang thực hành
b. Hướng dẫn Đọc và Phân tích sơ đồ mạch nguyên lý(Schematic Diagram):
Trên cơ sở sơ đồ liên lạc tổng thể giữa các khối chức năng ta bắt đầu đọc và phân tích sơ đồ mạch nguyên lý. Dựa vào nội dung của các mục đã nêu trên để phân tích mạch.