2 ứng dụng mạng openflow trong trung tâm dữ liệu trên nền tảng netfpga

Nghiên cứu giải pháp phần cứng tiết kiệm năng lượng cho các trung tâm dữ liệu

Nghiên cứu giải pháp phần cứng tiết kiệm năng lượng cho các trung tâm dữ liệu

Ngày tải lên : 08/07/2014, 20:25
... đến phần cứng mạng tốc độ cao Trong đồ án này, bộ chuyển mạch OpenFlow xây dựng tảng NetFPGA (Hình 2. 12) Hình 2. 12 Nền tảng NetFPGA Nền tảng NetFPGA bao gồm ba thành phần chính: phần cứng, phần ... một chuẩn mực cho mạng tương lai ĐỒ ÁN TỐT NGHIỆP CHƯƠNG Chương Ứng dụng mạng OpenFlow trung tâm liệu tảng NetFPGA Sinh viên: Nguyễn Duy Linh Lê Thái Hưng Bộ chuyển mạch OpenFlow chia làm hai ... lượng các trung tâm liệu giải pháp sử dụng mạng OpenFlow Lê Anh Văn thực  Chương 2: Tìm hiểu một cách tổng quát công nghệ mạch tổ hợp FPGA, bộ chuyển mạch OpenFlow tảng phần cứng NetFPGA...
  • 128
  • 1.7K
  • 6
Kiến trúc bộ lệnh

Kiến trúc bộ lệnh

Ngày tải lên : 12/09/2012, 15:43
... biên dịch ngôn ngữ máy Khoa KTMT Vũ Đức Lung 20 Nhóm lệnh truyền liệu  MOVE Ri, Rj  Một số ví dụ lệnh MOVE: Khoa KTMT Vũ Đức Lung 21 Nhóm lệnh truyền liệu  LOAD đích, nguồn – ví dụ: LOAD Ri, ... Đức Lung 26 Các lệnh dịch chuyển Khoa KTMT Vũ Đức Lung 27 Các lệnh dịch chuyển Khoa KTMT Vũ Đức Lung 28 Các lệnh có điều kiện lệnh nhảy Nếu không (IF ... Độ dài lệnh cố định ( 32 bit) – Kích thước tập lệnh thay đổi – Sử dụng kiến trúc load-store lệnh xử lý– Giá trị nhớ dùng như toán liệu hoạt động ghi cáchhạng lệnh xử lý liệu ly với lệnh truy cập...
  • 32
  • 949
  • 1
Kiến trúc bộ lệnh của CPU - Tìm hiểu bộ lệnh của CPU 16bit họ Intel - Các dạng dữ liệu

Kiến trúc bộ lệnh của CPU - Tìm hiểu bộ lệnh của CPU 16bit họ Intel - Các dạng dữ liệu

Ngày tải lên : 24/06/2013, 01:25
... = 5x163+2x1 62+ 2x16+8 = -21 0 32 Nhận xét: 21 6-44504 =21 0 32 word/16 = 0000101011011101  dịch phải bit word%16 = 1000 = Copyright © 20 06, HaiVD Kiến trúc lệnh CPU Tổ chức nhớ Copyright © 20 06, HaiVDC ... 15 14 13 12 11 10 bit cao (byte cao) 8 bit thấp (byte thấp) bit dấu = bit cao = bit 15   Có giá trị: -21 5 21 5-1 ( 327 68 327 67) word = (byte cao)x28 + (byte thấp)   byte cao = word / 28 byte ... nguyên không dấu 8bit   Có giá trị từ  28 -1 =25 5 Số nguyên có dấu bit dấu  0: Số dương 1: Số âm Có giá trị từ: -27  27 -1 (- 128  127 ) Copyright © 20 06, HaiVD Dạng byte  ký tự theo bảng mã...
  • 21
  • 504
  • 3
Cơ sở về bộ chuyển mạch

Cơ sở về bộ chuyển mạch

Ngày tải lên : 19/10/2013, 00:20
... div 2) * (B *2) = N*B Ví dụ: Cho mạng gồm 10 máy tính nối lại với switch có cổng 10 Base-T Khi đó, số nối kết tối đa đồng thời 10 /2 Mỗi cặp nối kết giây gởi nhận liệu với lưu lượng 10Mbps *2 (do ... nhánh mạng sang nhánh mạng switch thực theo giải thuật hoán chuyển sau: Biên soạn : Th.s Ngô Bá Hùng – 20 05 33 Đại Học Cần Thơ – Khoa Công Nghệ Thông Tin – Giáo Trình Thiết Kế & Cài Đặt Mạng – ... Thiết Kế & Cài Đặt Mạng – V1.0 4.1 Chức đặc tính switch LAN Switch thiết bị hoạt động tầng 2, có đầy đủ tất tính cầu nối suốt như: Hình 4.1 – Nối mạng switch o Học vị trí máy tính mạng o Chuyển tiếp...
  • 7
  • 858
  • 10
Kiến trúc máy tính - Chương 6: Kiến trúc bộ lệnh potx

Kiến trúc máy tính - Chương 6: Kiến trúc bộ lệnh potx

Ngày tải lên : 06/03/2014, 22:20
... bit nhớ chứa 21 6 ký tự Bộ nhớ dung lượng : 21 6 * = 21 9 bit + Ô nhớ kích thước bit => Số ô nhớ: 21 9 / = 21 6 ⇒ trường địa cần 16 bit + Ô nhớ kích thước 32 bit Số ô nhớ: 21 9 / 32 = 21 4 ⇒ trường ... Đức Lung 20 VD: Khoa KTMT Vũ Đức Lung 21 Ví dụ lệnh Add với tham chiếu nhớ  Khoa KTMT Add R1, @(R3) Vũ Đức Lung 22 6.4 Bộ lệnh  Quá trình biên dịch ngôn ngữ máy Khoa KTMT Vũ Đức Lung 23 Nhóm ... RISC CISC – Độ dài lệnh cố định ( 32 bit) – Sử dụng kiến trúc load-store lệnh xử lý liệu hoạt động ghi cách ly với lệnh truy cập nhớ – Một số lớn ghi đa dụng 32 bit – Có số lệnh (thường 100 lệnh)...
  • 36
  • 2K
  • 5
Lập lịch tối ưu cho bộ chuyển mạch ATM sử dụng mạng nơ ron pot

Lập lịch tối ưu cho bộ chuyển mạch ATM sử dụng mạng nơ ron pot

Ngày tải lên : 12/03/2014, 04:20
... IEEE J Select Areas Commun 15 (2) (1997) 26 1 -27 0 [6] Tagliarini G A., Christ J F., and Page E W., Optimization using neural networks, IEEE Trans Computers, 40 ( 12) (1991) 1347-1358 [7] Vidyasagar ... day El = I: I: [Kij i E2 - I: ]2 q Viq -+ (13) j I: I: I: I: Hij,pq q i j = I: I: T(j) Vij Vij Vpq -+ = (14) mIn p E3 -+ i E4 = "- (15) j I: I: j P(L;) Vij -+ (16) mIn i Trong cac c6ng thirc tr ... toi U'Uco mi?t ham mvc tieu E* = AEo + B El + C E2 + DE3 - F E4 -+ rrnn, (20 ) A, B, C, D, E, F 111.cac so dtro'ng diro'c chon ph in anh "tam quan trong" cua ham mvc tieu phu, Theo (10) ta l~p diro'c...
  • 4
  • 479
  • 0
Kiến trúc bộ nhớ docx

Kiến trúc bộ nhớ docx

Ngày tải lên : 29/03/2014, 22:20
... nhớ = 4GB = 23 2 byte N = 32 bit byte Line = 32 byte = W = bit Số bit trường Tag là: T = 32 - = 27 bit Số Line cache = 21 8/ 25 = 21 3 Line L = 13 bit T = 32 - (13 + 5) = 14 bit September 20 09 53 NKK-HUT ... nhớ = 21 2 x bit chip nhớ có: 12 chân địa chân liệu G September 20 09 Nguyễn Kim Khánh - ĐHBKHN 1 1 27 0 13 chân địa chân liệu A Dung lượng mô-đun nhớ = 21 3 x bit x 1 September 20 09 Y0 Y1 28 Bài ... September 20 09 54 NKK-HUT Với ánh xạ liên kết tập hợp đường Bài tập Bộ nhớ = 4GB = 23 2 byte N = 32 bit byte Line = 32 byte = W = bit 18/ 25 = 21 3 Line Số Line cache = Một Set có Line = 22 Line số...
  • 20
  • 524
  • 2
Kiến trúc bộ xử lý ppt

Kiến trúc bộ xử lý ppt

Ngày tải lên : 29/03/2014, 22:20
... lệnh September 20 09 21 NKK-HUT September 20 09 22 NKK-HUT Thanh ghi trỏ liệu Minh hoạ ghi trỏ liệu Chứa địa ngăn nhớ liệu mà CPU muốn truy nhập Thường có số ghi trỏ liệu September 20 09 Nguyễn Kim ... September 20 09 Nguyễn Kim Khánh - ĐHBKHN 27 September 20 09 28 Bài giảng Hệ thống máy tính NKK-HUT NKK-HUT Các ghi liệu Minh họa ghi sở ghi số Chứa liệu tạm thời kết trung gian Cần có nhiều ghi liệu ... September 20 09 85 NKK-HUT September 20 09 86 NKK-HUT Ghi toán hạng Sơ đồ mô tả trình ghi toán hạng CPU đưa địa bus địa CPU đưa liệu cần ghi bus liệu CPU phát tín hiệu điều khiển ghi Dữ liệu bus liệu...
  • 28
  • 350
  • 1
Mô hình hóa các bộ chuyển mạch và truy cập TDMA và CDMA

Mô hình hóa các bộ chuyển mạch và truy cập TDMA và CDMA

Ngày tải lên : 28/04/2014, 20:41
... Hưng - 20 08 127 9 Nguyễn Văn Hòa - 20 081 020 Thân Văn Quang - 20 0 820 82 Page 18 GVHD: PGS.TS Nguyễn Linh Giang Nguyễn Khánh Hưng - 20 08 127 9 Nguyễn Văn Hòa - 20 081 020 Thân Văn Quang - 20 0 820 82 Page ... Khánh Hưng - 20 08 127 9 Nguyễn Văn Hòa - 20 081 020 Thân Văn Quang - 20 0 820 82 Page 24 GVHD: PGS.TS Nguyễn Linh Giang 12e, 12f minh hoạ tín hiệu trễ truyền dẫn Td = Nưng mã trải phổ thu (hình 12e) không ... Hưng - 20 08 127 9 Nguyễn Văn Hòa - 20 081 020 Thân Văn Quang - 20 0 820 82 Page 43 GVHD: PGS.TS Nguyễn Linh Giang o User giải trải phổ tín hiệu Nguyễn Khánh Hưng - 20 08 127 9 Nguyễn Văn Hòa - 20 081 020 Thân...
  • 46
  • 642
  • 2
Kiến trúc bộ lệnh MIPS

Kiến trúc bộ lệnh MIPS

Ngày tải lên : 11/05/2014, 00:24
... bên trái 20 Ví dụ • sll $s1,$s2 ,2 # dịch trái luận lý $s2 bit $s2 = 0000 0000 0000 0000 0000 0000 0101 0101 = 85 $s1 = 0000 0000 0000 0000 0000 0001 0101 0100 = 340 (85 22 ) • srl $s1,$s2 ,2 # dịch ... dịch phải luận lý $s2 bit $s2 = 0000 0000 0000 0000 0000 0000 0101 0101 = $s1 = 0000 0000 0000 0000 0000 0000 0001 0101 = 21 (85 /22 ) • sra $s1,$s2 ,2 # dịch phải số học $s2 bit $s2 = 1111 1111 1111 ... opr2 – Thanh ghi số (toán hạng nguồn thứ 2) Toán hạng ghi • MIPS hỗ trợ 32 ghi đánh số từ $0 - $31 Tại 32 ? Để dễ sử dụng, ghi truy xuất thông qua tên • Mỗi ghi có kích thước 32 bit Tại 32 ? – Trong...
  • 107
  • 870
  • 5
Nghiên cứu thiết kế chế tạo mạch tích hợp thụ động và tích cực siêu cao tần sử dụng phần mềm thiết kế mạch siêu cao tần và công nghệ gia công mạch dải nghiên cứu thiết kế, chế tạo các bộ chuyển mạch điốt pin

Nghiên cứu thiết kế chế tạo mạch tích hợp thụ động và tích cực siêu cao tần sử dụng phần mềm thiết kế mạch siêu cao tần và công nghệ gia công mạch dải nghiên cứu thiết kế, chế tạo các bộ chuyển mạch điốt pin

Ngày tải lên : 15/05/2014, 09:02
... PIN sử dụng dụng cụ lắp ráp bề mặt (SMD) 2. 5.1 Các loại méo thờng gặp 2. 5 .2 Khảo sát điốt PIN 2. 6 Dải thông chuyển mạch điốt PIN 20 21 21 25 25 28 28 29 30 33 40 40 43 44 Đề tài: ĐTĐL- 20 05 /28 G ... P+ 76ì10-3 cm 2 10-3 cm2 Lớp I 7,6ì10-3 cm 3, 12 10-3cm2 Lớp N+ 10 ,2 10-3 cm 4,5ì10-3cm2 Lớp kim loại 0, 127 ì10-3cm 4,5ì10-3cm2 Lớp đế 10 ,2 10 -2 cm 12. 9ì10-3cm2 12 Đề tài: ĐTĐL- 20 05 /28 G Nghiên cứu ... P+ 76ì10 cm 2 10-3 cm2 Lớp I 7,6ì10-3 cm 3, 12 10-3cm2 Lớp N+ 10 ,2 10-3 cm 4,5ì10-3cm2 Lớp kim loại 0, 127 ì10-3cm 4,5ì10-3cm2 Lớp đế 10 ,2 10 -2 cm 12. 9ì10-3cm2 39 Đề tài: ĐTĐL- 20 05 /28 G Nghiên cứu...
  • 85
  • 1K
  • 0
Chương 6: Kiến trúc bộ lệnh doc

Chương 6: Kiến trúc bộ lệnh doc

Ngày tải lên : 28/07/2014, 09:22
... ) Khoa KTMT 45 Các lệnh có điều kiện lệnh nhảy Ví dụ: LOAD Loop: ADD DECREMENT BEQZ Khoa KTMT R1, #100 R0, (R2)+ R1 R1, Loop 46 Thống kê sử dụng CPU Loại lệnh % sử dụng thời gian Chuyển liệu ... Computer ) – Độ dài lệnh cố định ( 32 bit) – Sử dụng kiến trúc load-store lệnh xử lý liệu hoạt động ghi cách ly với lệnh truy cập nhớ – Một số lớn ghi đa dụng 32 bit – Có số lệnh (thường 100 lệnh) ... Khoa KTMT 28 f Định vị địa stack  Toán hạng hiểu ngầm vị trí đỉnh stack  Có hai loại lệnh truy xuất đỉnh stack: – PUSH – POP Khoa KTMT đưa liệu vào đỉnh stack lấy liệu từ đỉnh stack 29 Ví dụ...
  • 42
  • 526
  • 1
Bài giảng kiến trúc máy tính và hợp ngữ: Kiến trúc bộ lệnh MIPS doc

Bài giảng kiến trúc máy tính và hợp ngữ: Kiến trúc bộ lệnh MIPS doc

Ngày tải lên : 29/07/2014, 19:21
... bên trái 20 Ví dụ • sll $s1,$s2 ,2 # dịch trái luận lý $s2 bit $s2 = 0000 0000 0000 0000 0000 0000 0101 0101 = 85 $s1 = 0000 0000 0000 0000 0000 0001 0101 0100 = 340 (85 22 ) • srl $s1,$s2 ,2 # dịch ... dịch phải luận lý $s2 bit $s2 = 0000 0000 0000 0000 0000 0000 0101 0101 = $s1 = 0000 0000 0000 0000 0000 0000 0001 0101 = 21 (85 /22 ) • sra $s1,$s2 ,2 # dịch phải số học $s2 bit $s2 = 1111 1111 1111 ... opr2 – Thanh ghi số (toán hạng nguồn thứ 2) Toán hạng ghi • MIPS hỗ trợ 32 ghi đánh số từ $0 - $31 Tại 32 ? Để dễ sử dụng, ghi truy xuất thông qua tên • Mỗi ghi có kích thước 32 bit Tại 32 ? – Trong...
  • 107
  • 1.5K
  • 8
Quá trình ứng dụng vi mạch lập trình số trong bộ chuyển mạch BSC p6 pdf

Quá trình ứng dụng vi mạch lập trình số trong bộ chuyển mạch BSC p6 pdf

Ngày tải lên : 30/07/2014, 05:20
... 12 13 14 15 16 17 18 19 20 21 22 Chức GND IN3 I/O 24 I/O 25 I/O 26 I/O 27 I/O 28 I/O 29 I/O 30 I/O 31 YO Vcc (5V) IspEN/NC SDI/INO I/O I/O I/O I/O I/O I/O I/O I/O Số thứ tự chân 23 24 25 26 27 ... 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 Chức GND SOD/ IN I/O I/O I/O 10 I/O 11 I/O 12 I/O 13 I/O 14 I/O 15 Y2/ SCLK Vcc Y1/ RESET IN2/ MODE I/O 18 I/O 17 I/O 16 I/O 19 I/O 20 I/O 21 ... mạch logic mạch đồng hồ số Ứng dụng vi mạch số lập trình Trang 62 LUẬN VĂN TỐT NGHIỆP Ứng dụng vi mạch số lập trình GVHD : TRẦN VĂN TRỌNG Trang 63 LUẬN VĂN TỐT NGHIỆP Ứng dụng vi mạch số lập trình...
  • 10
  • 290
  • 0
Quá trình ứng dụng vi mạch lập trình số trong bộ chuyển mạch BSC p5 ppt

Quá trình ứng dụng vi mạch lập trình số trong bộ chuyển mạch BSC p5 ppt

Ngày tải lên : 30/07/2014, 05:20
... NGHIỆP GVHD : TRẦN VĂN TRỌNG PHẦN II THI CÔNG Ứng dụng vi mạch số lập trình Trang 56 LUẬN VĂN TỐT NGHIỆP GVHD : TRẦN VĂN TRỌNG I/ PHẦN CỨNG Ứng dụng vi mạch số lập trình phổ biến sản phẩm công ... chọn ABEL-HDL Module Ứng dụng vi mạch số lập trình Trang 53 LUẬN VĂN TỐT NGHIỆP GVHD : TRẦN VĂN TRỌNG Màn hình soạn thảo ngôn ngữ AHDL Chọn tên module, tên file, title Ứng dụng vi mạch số lập ... linh kiện mạch dồng hồ số Sơ đồ nguyên lý Ứng dụng vi mạch số lập trình Trang 57 LUẬN VĂN TỐT NGHIỆP GVHD : TRẦN VĂN TRỌNG Sơ đồ bố trí linh kiện Ứng dụng vi mạch số lập trình Trang 58 LUẬN VĂN...
  • 10
  • 291
  • 0
Quá trình ứng dụng vi mạch lập trình số trong bộ chuyển mạch BSC p4 pdf

Quá trình ứng dụng vi mạch lập trình số trong bộ chuyển mạch BSC p4 pdf

Ngày tải lên : 30/07/2014, 05:20
... sử dụng cấu trúc “ flodback” Ứng dụng vi mạch số lập trình Trang 42 LUẬN VĂN TỐT NGHIỆP GVHD : TRẦN VĂN TRỌNG a) Mạch lật RS b) Mạch lật D Hình 3.15 Mạch lật RS D sử dụng cấu trúc PML Ứng dụng ... mạch công ty Signetics sử dụng cấu trúc gọi “foldback” (gấp về) Mạch logic “foldback” sử dụng cổng NAND đơn hay mảng NOR kết hợp với cấu trúc liên kết lập trình trung tâm cho phép thực nhiều mức ... NOR 20 ns thời gian truyền vi mạch 55 ns, dòng tiêu thụ 35 mA, so với dòng tiêu thụ PLHS 501 25 0 mA Qua so sánh cho thấy công suất tiêu thụ họ ERASIC thấp họ PML, ưu điểm công nghệ CMOS  Ứng dụng...
  • 10
  • 330
  • 0
Quá trình ứng dụng vi mạch lập trình số trong bộ chuyển mạch BSC p3 ppsx

Quá trình ứng dụng vi mạch lập trình số trong bộ chuyển mạch BSC p3 ppsx

Ngày tải lên : 30/07/2014, 05:20
... PLS151 Ứng dụng vi mạch số lập trình Trang 31 LUẬN VĂN TỐT NGHIỆP I3 GVHD : TRẦN VĂN TRỌNG I2 I1 I0 Mảng OR Mảng AND O3 O2 O1 O0 Hình 3.7 Sơ đồ logic PAL Ứng dụng vi mạch số lập trình Trang 32 LUẬN ... Semicondutor sản xuất sản phẩm ứng dụng công nghệ CMOS có tốc độ cao Sản phẩm cạnh tranh họ chủ yếu họ PAL thông thường PAL 22 V10 tạo hệ PAL có công suất thấp, tốc độ cao nên ứng dụng rộng rãi vào lónh ... (Output Logic Macrocells) Ứng dụng vi mạch số lập trình Trang 34 LUẬN VĂN TỐT NGHIỆP GVHD : TRẦN VĂN TRỌNG 19 18 17 16 15 14 13 12 11 Hình 3.9 Sơ đồ logic GAL16V8 Ứng dụng vi mạch số lập trình...
  • 10
  • 310
  • 0
Quá trình ứng dụng vi mạch lập trình số trong bộ chuyển mạch BSC p2 pdf

Quá trình ứng dụng vi mạch lập trình số trong bộ chuyển mạch BSC p2 pdf

Ngày tải lên : 30/07/2014, 05:20
... cho phép tạo 32 tổ hợp logic đường liệu tạo thành ma trận nhớ 32x8, có tổng cộng 25 6 tế bào nhớ Cấu trúc PROM gồm mảng AND cố đònh theo sau mảng OR lập trình, minh họa hình 3 .2 Ứng dụng vi mạch ... ngõ ra) Ứng dụng vi mạch số lập trình Trang 25 LUẬN VĂN TỐT NGHIỆP GVHD : TRẦN VĂN TRỌNG Các hàm ngỏ thay đổi tùy thuộc vào kết nối biến ngõ vào PROM thường sử dụng để giải mã điạ ứng dụng để ... sản xuất để người sử dụng lập trình gọi FPLA Ứng dụng vi mạch số lập trình Trang 27 LUẬN VĂN TỐT NGHIỆP GVHD : TRẦN VĂN TRỌNG I0 I1 I2 I3 I4 I5 I6 I7 B9 B8 B7 B6 B5 B4 B3 B2 B1 B0 Hình 3.4 Sơ...
  • 10
  • 270
  • 0

Xem thêm